电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TKCFA41.2416/41.2416

产品描述Clock Generator,
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小216KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TKCFA41.2416/41.2416概述

Clock Generator,

PT7V4050TKCFA41.2416/41.2416规格参数

参数名称属性值
厂商名称Diodes
包装说明,
Reach Compliance Codecompliant
Is SamacsysN
Base Number Matches1

文档预览

下载PDF文档
Preliminary Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
• PLL with quartz stabilized VCXO
• Loss of signals alarm
• Return to nominal clock upon LOS
• Input data rates from 8 kb/s to 65 Mb/s
• Tri-state output
• User defined PLL loop response
• NRZ data compatible
• Single +5.0V power supply
General Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported:
12.000~65.536 MHz
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
LossOf Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPOUT
OPN
Op
Amp
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recovery
Package Leads
T: Thru-Hole
G: Surface Mount
M: Metal Can
CLK2 Divider
A: Divide by 2
E: Div ide by 32
B: Divide by 4
F: Divide by 64
C: Divide by 8
G: Divide by 128
D: Divide by 16
H: Divide by 256
K: Disable
T
B
C
G
A
51.840 / 25.920
CLK2 Frequency
module
CLK1 Frequency
Power Supply
A: 5.0V
C: ± 20ppm
F: ±32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
51.840
54.000
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.000
13.384
16.777
16.896
17.920
18.936
20.000
20.480
22.1184
24.586
30.720
38.880
47.457
65.536
60.000
24.704
32.000
40.000
49.152
19.440
61.440
25.000
32.768
41.2416
49.408
35.328
62.208
27.000
33.330
41.943
50.000
40.960
62.500
PT0125(05/03)
1
Ver:0
请版主帮忙,不吝赐教 感谢您
input CLK_IN; //40Mhz input CLK_RST; //全局复位信号 output SYS_CLK;//输出20Mhz时钟信号 output MAC_CLK;//7.5Mhz output DIN_CLK;//60Mhz output CB_CLK;//80Mhz output SYS_CLK_D; ......
xander_wang FPGA/CPLD
Hercules 的嵌套中断学习理解
基本上,Cortex R 内核只提供了IRQ和FIQ两种默认中断,而且进入IR 的ISR后,CPU会自动屏蔽其他所有IRQ。 也就是说,只要是IRQ, 无论优先顺位,一律不能嵌套,直到当前的IRQ 的ISR执行完 ......
anvy178 微控制器 MCU
应用工程师具体做些什么呢?
大家好,我今天应聘了一个公司(做无线嵌入式的),是应用工程师,我以前是做软件开发的,没做过应用工程师,请问应用工程师究竟要做些什么呢?这个工作有没有发展前途呢?工资待遇会比软件开发的 ......
jeffer317 嵌入式系统
***M68k-elf-gcc(for uclinux)真的支持C++吗?***
我编译一个非常简单的c++程序: exam.cpp: class A { public: A(); ~A(); void func(); //virtual void func() private: int m_i; }; A::A() { m_i = 0; } A::~A() {} v ......
xief0925 Linux开发
悬赏设计传感器放大电路(4000元人民币)
本帖最后由 chenbingjy 于 2019-5-22 10:48 编辑 414654 我们大概需要一个这样的电路,放大器放大传感器的信号,但是传感器 有各种型号,量程不一样,所以放大倍数也不同。原来想着用模拟开 ......
chenbingjy 模拟电子
适用于FPGA、GPU和ASIC系统的电源管理
在 FPGA、GPU 或 ASIC 控制的系统板上,仅有为数不多的几种电源管理相关的设计挑战,但是由于需要反复调试,所以这类挑战可能使系统的推出时间严重滞后。不过,如果特定设计或类似设计已经 ......
fish001 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 64  1246  1782  2408  7  2  51  36  55  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved