电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IS41C16256-60K

产品描述EDO DRAM, 256KX16, 60ns, CMOS, PDSO40, 0.400 INCH, MS-027, SOJ-40
产品类别存储    存储   
文件大小150KB,共19页
制造商Integrated Silicon Solution ( ISSI )
下载文档 详细参数 全文预览

IS41C16256-60K概述

EDO DRAM, 256KX16, 60ns, CMOS, PDSO40, 0.400 INCH, MS-027, SOJ-40

IS41C16256-60K规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Integrated Silicon Solution ( ISSI )
零件包装代码SOJ
包装说明SOJ, SOJ40,.44
针数40
Reach Compliance Codenot_compliant
ECCN代码EAR99
Is SamacsysN
访问模式FAST PAGE WITH EDO
最长访问时间60 ns
其他特性RAS ONLY/CAS BEFORE RAS/HIDDEN REFRESH
I/O 类型COMMON
JESD-30 代码R-PDSO-J40
JESD-609代码e0
长度26.035 mm
内存密度4194304 bit
内存集成电路类型EDO DRAM
内存宽度16
功能数量1
端口数量1
端子数量40
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ40,.44
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
认证状态Not Qualified
刷新周期512
座面最大高度3.75 mm
自我刷新NO
最大待机电流0.002 A
最大压摆率0.17 mA
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
IS41C16256
IS41LV16256
256K x 16 (4-MBIT) DYNAMIC RAM
WITH EDO PAGE MODE
FEATURES
• TTL compatible inputs and outputs
• Refresh Interval: 512 cycles/8 ms
• Refresh Mode :
RAS-Only, CAS-before-RAS
(CBR), and Hidden
• JEDEC standard pinout
• Single power supply
5V ± 10% (IS41C16256)
3.3V ± 10% (IS41LV16256)
• Byte Write and Byte Read operation via two
CAS
• Extended Temperature Range -30
o
C to 85
o
C
• Industrail Temperature Range -40
o
C to 85
o
C
ISSI
JUNE 2000
®
DESCRIPTION
The
ISSI
IS41C16256 and IS41LV16256 are 262,144 x 16-bit
high-performance CMOS Dynamic Random Access Memory. Both
products offer accelerated cycle access EDO Page Mode. EDO
Page Mode allows 512 random accesses within a single row with
access cycle time as short as 10ns per 16-bit word. The Byte Write
control, of upper and lower byte, makes the IS41C16256 and
IS41LV16256 ideal for use in 16 and 32-bit wide data bus systems.
These features make the IS41C16256 and IS41LV1626 ideally
suited for high band-width graphics, digital signal processing,
high-performance computing systems, and peripheral applications.
The IS41C16256 and
IS41LV16256
are packaged in 40-pin
400-mil SOJ and TSOP (Type II).
KEY TIMING PARAMETERS
Parameter
Max.
RAS
Access Time (t
RAC
)
Max.
CAS
Access Time (t
CAC
)
Max. Column Address Access Time (t
AA
)
Min. EDO Page Mode Cycle Time (t
PC
)
Min. Read/Write Cycle Time (t
RC
)
-35
35
10
18
12
60
-50
50
14
25
20
90
-60
60
15
30
25
110
Unit
ns
ns
ns
ns
ns
PIN CONFIGURATIONS
40-Pin TSOP (Type II)
VCC
I/O0
I/O1
I/O2
I/O3
VCC
I/O4
I/O5
I/O6
I/O7
1
2
3
4
5
6
7
8
9
10
40
39
38
37
36
35
34
33
32
31
GND
I/O15
I/O14
I/O13
I/O12
GND
I/O11
I/O10
I/O9
I/O8
40-Pin SOJ
VCC
I/O0
I/O1
I/O2
I/O3
VCC
I/O4
I/O5
I/O6
I/O7
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
GND
I/O15
I/O14
I/O13
I/O12
GND
I/O11
I/O10
I/O9
I/O8
NC
LCAS
UCAS
OE
A8
A7
A6
A5
A4
GND
PIN DESCRIPTIONS
A0-A8
I/O0-15
WE
OE
RAS
UCAS
LCAS
Vcc
GND
NC
Address Inputs
Data Inputs/Outputs
Write Enable
Output Enable
Row Address Strobe
Upper Column Address Strobe
Lower Column Address Strobe
Power
Ground
No Connection
NC
NC
WE
RAS
NC
A0
A1
A2
A3
VCC
11
12
13
14
15
16
17
18
19
20
30
29
28
27
26
25
24
23
22
21
NC
LCAS
UCAS
OE
A8
A7
A6
A5
A4
GND
NC
WE
RAS
NC
A0
A1
A2
A3
VCC
ISSI reserves the right to make changes to its products at any time without notice in order to improve design and supply the best possible product. We assume no responsibility for any
errors which may appear in this publication. © Copyright 2000, Integrated Silicon Solution, Inc.
Integrated Silicon Solution, Inc. — 1-800-379-4774
Rev. J
06/29/00
1
求 rts2800_fl040830.lib
不知到版面上各位大侠从哪里得到的 rts2800_fl040830.lib 小弟现在急用 在TI官网上没搜到啊...
uuiikid 微控制器 MCU
急急急!非常郁闷,给GPRS终端发送数据(UDP模式),但终端接收不到数据
思路如下: 1,GPRS终端每隔30秒发送一次心跳数据保持GPRS连接 2,每次发送心跳数据,服务器都存贮一次此时的GPRS的IP地址和端口号 3,当服务器想要主动发送数据到GPRS终端的时候,读取对应 ......
eaglewxy 嵌入式系统
fpga经验谈(西安大唐电信)
很有用的资料,与大家共享....
histeryj FPGA/CPLD
心电图(ECG)信号链的模拟基础
本帖最后由 dontium 于 2015-1-23 11:43 编辑 TI的工程师写的,讲的很详细,我也在学习中,共同进步~ ...
冰空影 模拟与混合信号
利用LM3S8962的网络接口实现远程数据采集、保存
希望能申请成功,谢谢!...
yuchenglin 微控制器 MCU
【GD32E503评测】+ SX1278模块移植
LoRa 的名字是远距离无线电(Long Range Radio),作为一种线性调频扩频的调制技术,最早由法国几位年轻人创立的一家创业公司 Cycleo 推出,2012 年 Semtech 收购了这家公司,并将这一调制技术 ......
linyu0395 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2062  44  1548  2233  158  30  11  2  35  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved