电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC919M000DG

产品描述CMOS/TTL Output Clock Oscillator, 919MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC919M000DG概述

CMOS/TTL Output Clock Oscillator, 919MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC919M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率919 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家多给点建议,谢谢!
本人是通信工程专业的,希望在嵌入式方面有所发展,与通信方向结合的更好,在此想知道我应该学些什么,先谢过大家的回答。...
echoyang 嵌入式系统
STM32同一个定时器PWM输出的同时捕获PWM输入,遇到问题
void TIM2_PWM_INIT(void) //TIM3配置PWM输出参数 { u32 temp_fre,temp_duty; TempE = 30; //设置频率初始值 TempF = 4; //设置初始占空比1 / 2 temp_fre = ......
converter stm32/stm8
测试...
0...
asdf6716 嵌入式系统
【藏书阁】计算电磁场的矩量法
目录: 第一章 确定论问题 第二章 静电场 第三章 二维电磁场 第四章 线天线及散射体 第五章 广义网络参数 第六章 多端口系统 第七章 本征值问题 第八章 柱形波导 第九章 谐振腔 第 ......
wzt 无线连接
学模拟+《运算放大器噪声优化手册》笔记一 仿真工具安装
本帖最后由 dontium 于 2015-1-23 11:33 编辑 经历了多天的等待之后,昨天收到了《运算放大器噪声优化手册》一书。非常感谢论坛,不得不说,这本书非常好。 就是那个快递太潮了,叫芝麻开门, ......
lonerzf 模拟与混合信号
关于MSP430RAM区存储的问题,请大家帮忙解决下!!!
本帖最后由 ena 于 2018-5-19 15:31 编辑 如下图所示:WorkStatus定义的是一个全局变量,在运行到此断点时WorkStatus等于0x22,函数MoveRight4Bit中传入的形参len1等于6,但是函数中 i 怎么就 ......
ena 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 892  1976  1082  2143  1187  30  8  9  7  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved