电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1068M00DGR

产品描述LVDS Output Clock Oscillator, 1068MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1068M00DGR概述

LVDS Output Clock Oscillator, 1068MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1068M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1068 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
智能家居DIY 从控最终定版,这是数据文件,欢迎跟帖提交BUG~~
欢迎各位回复提交BUG~~ 53500 53501 53502 53503 53504 本帖最后由 chenfeng032 于 2010-9-16 18:29 编辑 ]...
chenfeng032 DIY/开源硬件专区
可用太阳能板供电的多种电池充电芯片CN3082
概述: CN3082是可以对多种电池进行充电控制芯片,可以对单节锂电池,单节磷酸铁锂电池或两节到四节镍氢电池充电。该器件内部包括功率晶体管,应用时不需要外部的电流检测电阻和 ......
cnooo 能源基础设施
稳压IC LM1117 3.3V 2.85V 2.5V的最小输入电压是多少呢?
稳压ICLM11173.3V2.85V2.5V的最小输入电压是多少呢?看手册上面不是很明白,只看到了最大输入电压...
zhenhuzh 嵌入式系统
wm6下下载os的镜像到模拟器里
利用pb for mobile 做了基于EMULATOR的镜像(用的就是模拟器的bsp),现在想利用模拟器看看定制的os能不能跑起来,按照sdk documentation里的介绍设置,想用pb把镜像下载到模拟器里,但下载失败, ......
zhou.63624 嵌入式系统
关于黑金FPGA开发板
最近打算上手玩玩FPGA 翻出一块黑金的EP2C8Q208C8板子 这两天把平台环境搭建好 然后在黑金的论坛下载了相关资料 但是今天打开后发现因为这款板子比较老了 在他们论坛已经没有相关资料 之前在论 ......
qq849682862 聊聊、笑笑、闹闹
NanoBoard 3000系列入门
NanoBoard3000来啦~~ 想快速入门吗?请见pdf下载~85110...
520spxiong PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2283  2748  177  2529  143  31  32  59  49  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved