电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AA260M000DG

产品描述LVPECL Output Clock Oscillator, 260MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AA260M000DG概述

LVPECL Output Clock Oscillator, 260MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AA260M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率260 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问有没有固定BGA 封装 DSP 的底座啊?!
类似电脑775 CPU底座啊?!如576脚的 附件 2007070223562473499.jpg (60.14 KB) 2009-7-20 03:12 ......
keiyi DSP 与 ARM 处理器
动态近场通信 (NFC) 4B 型标签
此动态近场通信 (NFC) 标签设计概括了所需的组件和布局注意事项,并提供固件示例以说明如何将 NFC 实施到如下应用中:蓝牙/WiFi 配对、设备配置和诊断或作为通用 NFC 数据接口。随附的文档、硬 ......
qwqwqw2088 无线连接
单卡手机变双卡双待,你相信么?
先声明,这不是广告,也不是要大家去买。 在网上找资料的过程中突然发现有这种东西... 109018 大家见过这种双卡双待的东西没有,据销售的说只要是手机都能使用此物变成双卡双待 在此我 ......
HOHO 嵌入式系统
一个挺不错的语音处理芯片FM2018,希望对大家有用
本帖最后由 jameswangsynnex 于 2015-3-3 19:57 编辑 美国富迪的语音处理芯片,可以实现嘈杂环境中消除噪音通话,还可实现定向拾取语音信息,有接触过此芯片的朋友可以多交流 ...
sbdsemi 消费电子
想学PDA编程,新手入门,大家帮助帮助。谢谢
我是新手,想学PDA编程,大家帮助一下。谢谢。 由于是学生,没有钱,只能在网上淘个二手的WinCE2.11的机器。还是黑白的。 1、不知道这个东西能跑什么软件,据说是微软的EVB和EVC。不知道 ......
xwj521 嵌入式系统
寄存器的说明表该怎么看?
假如我想 配置PA8位推挽输出 那么从这表怎么知道如何配置 ...
44444444444444 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 485  2779  2347  1465  386  6  18  39  24  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved