电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CT22AJ-FREQ-OUT23

产品描述CMOS/TTL Output Clock Oscillator, 0.01MHz Min, 69.999MHz Max,
产品类别振荡器   
文件大小104KB,共1页
制造商Cal Crystal Lab Inc / Comclok Inc
官网地址https://www.transko.com
下载文档 详细参数 全文预览

CT22AJ-FREQ-OUT23概述

CMOS/TTL Output Clock Oscillator, 0.01MHz Min, 69.999MHz Max,

CT22AJ-FREQ-OUT23规格参数

参数名称属性值
厂商名称Cal Crystal Lab Inc / Comclok Inc
Reach Compliance Codecompliant
Is SamacsysN
最长下降时间6 ns
频率调整-机械NO
频率稳定性50%
安装特点SURFACE MOUNT
最大工作频率69.999 MHz
最小工作频率0.01 MHz
最高工作温度70 °C
最低工作温度
振荡器类型CMOS/TTL
输出负载10 TTL, 20 pF
物理尺寸13.21mm x 13.21mm x 6.1mm
最长上升时间6 ns
标称供电电压5 V
表面贴装YES
最大对称度45/55 %
Base Number Matches1

文档预览

下载PDF文档
Cal Crystal Lab, Inc. / Comclok, Inc. 800-333-9825
1156 North Gilbert Street • Anaheim, CA 92801
TRI-STATE ENABLE/DISABLE OSCILLATORS / HCMOS / TTL
(FULL & HALF SIZE)
MODEL CT
5.0VDC
Model
Frequency Range
Frequency Stability
Operating Temperature Range
Storage Temperature Range
Current Consumption
Supply Voltage
Symmetry
Rise & Fall Time (Tr & Tf)
Logic “1”
Logic “0”
Output Load (Max)
Aging
Enable Input
10kHz ~ 69.999MHz
100ppm Standard, Optional Tolerances Available
0
o
C ~+70
o
C Extended Temperature Ranges Available
-55
o
C ~+125
o
C
10.0KHz ~ 23.999MHz:
15mA Max
24.000MHz ~ 69.999MHz: 30mA Max
+5 VDC
±
10%
60/40 @ 50% Vcc, Optional Tolerances Available
6 nSec Max
4.5 VDC Min
0.5 VDC Max
10TTL / 20pF
< 5ppm per year
Enable - Logic “1” 2.0 VDC Min
Disable - Logic “0” 0.5 VDC Max
CT
70MHz ~ 160.0MHz
CT
100ppm Standard, Optional Tolerances Available
0
o
C ~+70
o
C Extended Temperature Ranges Available
-55
o
C ~+125
o
C
70.0MHz ~ 99.9MHz:
30mA Max
100.00MHz ~ 129.9MHz: 35mA Max
130.00MHz ~ 160.00MHz: 40mA Max
+5 VDC
±
10%
60/40 @ 50% Vcc, Optional Tolerances Available
3 nSec Max
4.5 VDC Min
0.5 VDC Max
2TTL / 15pF
< 5ppm per year
Enable - Logic “1” 2.0 VDC Min
Disable - Logic “0” 0.5 VDC Max
FULL SIZE TRI-STATE
PINS
CONNECTIONS
1
ENABLE / DISABLE
7
GND
8
OUTPUT
14
+5 VDC
±10%
TEST CIRCUIT FULL SIZE
HALF SIZE TRI-STATE
PINS
CONNECTIONS
1
ENABLE / DISABLE
4
GND
5
OUTPUT
8
+5 VDC
±10%
TEST CIRCUIT HALF SIZE
NOTE:
1.
C
L
Capacitance includes probe and test jig 20pF typical (10kHz ~ 69.999MHz)
C
L
Capacitance includes probe and test jig 15pF typical (70MHz ~ 160.000MHz)
2. R
L
= 400Ω - 10TTL
2kΩ - 10LSTTL
3. All diodes are 1N941, 1N43064 or equivalent
28
zstack协议栈树型地址配置工具cskip
好些人找不到这个工具,放上来了,知道是什么东西的再下载,呵呵 64551...
kata 无线连接
STM32ReferenceManual相差这么大
看了一点"参照2009年12月 RM0008 Reference Manual 英文第10版"的中文版和"Doc ID 13902 Rev 11"版英文原文Reference Manual,发现很多不相符甚至大相径庭的描述,比如时钟树,那个 ......
canyun0311 stm32/stm8
【RT-Thread读书笔记】RT-Thread 学习6章读后感
在第六章中説到函数rt_hw_stack_init在cpuport.c中定义,但没有提到在哪里声明,而在rtthread.c文件中却调用了这个函数。 此内容由EEWORLD论坛网友天命风流原创,如需转载或用于商业用途 ......
天命风流 实时操作系统RTOS
刚买的JLINK V8怎么测试好不好用呢?
我在网上买了块开发板,又买了一个JLINK V8仿真器,想自己慢慢学的 但是马上付款时间要到了,想先测试下能不能用再付钱的,可是还没学到这部分知识 请高手简单说下,要搭一个什么环境啊?我一 ......
bill.xia 嵌入式系统
xupv5-lx110t板子上的err灯一直都在闪烁是什么回事啊~~~
xupv5-lx110t板子上的err灯一直都在闪烁是什么回事啊~~~...
uestcxzk FPGA/CPLD
热爱DSP电子嵌入式的请进
欢迎加入讨论群86782678,希望大家一起学习。...
chengsheng06 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2033  1370  2732  519  1505  11  5  49  6  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved