电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC654M000DG

产品描述CMOS/TTL Output Clock Oscillator, 654MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC654M000DG概述

CMOS/TTL Output Clock Oscillator, 654MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC654M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率654 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
多年的积分兑换了个表
666570 666569 666568 ...
dql2016 聊聊、笑笑、闹闹
e络盟限时福利|《e选》-------晒单
在e络盟上下单了两个开发板,一个VL53L5CX模块,一个X-NUCLEO-IHM07M1,价格见下图,但是价格是还要加13%的税。但是价格总的来说还是要比其他平台便宜不少。 666571 下面是收到的板子。VL ......
lb8820265 综合技术交流
请教电容充放电问题和并联电容问题
各位老师,请教2个问题 下面的的电路中,C1通过电阻R10充电到15V,但是放电的通路都是关闭的,那么C1是如何放电的呢? 另外, 电源线并接的4个电容470uF,将近2000uF的容量,这个容量 ......
Aguilera 电源技术
[ ST NUCLEO-U575ZI-Q 测评] 分享GPDMA资料
准备用uart_dma,需要用到GPDMA,下载了英文的文档。翻译了一下,这里给大家分享一下: 666615 666614 ...
lugl4313820 stm32/stm8
树莓派官方手册2023
666617 探索树莓派的真正潜力与新的,官方手册2023年。超过200页的惊人的项目,有趣的教程,实用指南,和明确的评论,它有一切你需要掌握树莓派! 官方树莓派内部手册2023 QuickSt ......
dcexpert MicroPython开源版块
【平头哥博流BL606P音视频开发板】开箱与开发环境搭建之HelloWorld
开箱 开发板正反面 666658 666659 4欧3W大喇叭和螺柱,排线 666654 按键MIC板,按键邮寄过程中搞坏了,掉了一个,按键杆坏了一个,晚点找找看有没有替换的。 666645 ......
qinyunti 玄铁RISC-V活动专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 807  809  1617  896  1552  3  58  45  43  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved