电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UC511M000DG

产品描述CMOS/TTL Output Clock Oscillator, 511MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UC511M000DG概述

CMOS/TTL Output Clock Oscillator, 511MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UC511M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率511 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教linux驱动开发过程
大家写过linux驱动程序吗?可以给大家讲一下过程吗? 本帖最后由 daicheng 于 2009-6-16 14:17 编辑 ]...
daicheng Linux开发
晒WEBENCH设计的过程+sim900aA手机GSM模块的4V供电易电源模块
sim900aA手机GSM模块的4V供电易电源模块,SIM900A模块采用单电源供电,VBAT供电范围3.2~4.8V之间,推荐电压为4.0V, 模块射频发射时会导致电压跌落,这时电流的峰值最高会达到2A以上,因此电源 ......
nwx8899 模拟与混合信号
初学者学习dsp应该从哪里开始实践
大家好,我是一个新手,刚刚接触DSP,最近一段时间,我看了《手把手教你学DSP》这本书,这本书讲的很详细,但是,也使我很迷惑,首先,我不知道对于初学者来说,实践是最重要的事,但是,我没有 ......
eric_people DSP 与 ARM 处理器
电路中的爬电距离的算法
下面图1中两个金属体的爬电距离该如何算?如果没有绝缘胶纸直接沿着绝缘体表面量即可,现在有绝缘胶纸隔着该如何计算? 下面图2中两个金属体的爬电距离(或电气间隙)该如何算?如果没有绝 ......
qwqwqw2088 模拟与混合信号
cadence创建新元件
像这种元件,内部的那种电感还有连接线怎么加进去的啊?560641 ...
我是三零 模拟电子
有谁做360全景倒车影像方案的
公司让下个月开一个360全景倒车影像的案子,不知道用什么方案,哪位兄台有好的方案或者方案公司介绍 ...
ppaul 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2237  1783  2913  668  196  32  25  20  16  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved