电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL520-08QC

产品描述Low Phase Noise VCXO with multipliers (for 100-200MHz Fund Xtal)
文件大小237KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL520-08QC概述

Low Phase Noise VCXO with multipliers (for 100-200MHz Fund Xtal)

文档预览

下载PDF文档
PLL520-05/-06/-07/-08/-09
Low Phase Noise VCXO with multipliers (for 100-200MHz Fund Xtal)
FEATURES
100MHz to 200MHz Fundamental Mode Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 800MHz (4x
multiplier), or 800MHz – 1GHz (PLL520-09
TSSOP only, 8x multiplier).
High yield design supports up to 2pF stray
capacitance at 200MHz.
CMOS (Standard drive PLL520-07 or Selectable
Drive PLL520-06), PECL (Enable low PLL520-08
or Enable high PLL520-05) or LVDS output
(PLL520-09).
Integrated variable capacitors.
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL520-06 only available in 3x3mm.
Note: PLL520-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
VCON
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 520-0x
GND/DRIVSEL*
SEL0^
10
GND
GND
BLOCK DIAGRAM
SEL
OE
VCON
Oscillator
Amplifier
w/
XIN
integrated
varicaps
XOUT
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL520-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
OUTPUT ENABLE LOGICAL LEVELS
Part #
PLL520-08
PLL520-05
PLL520-06
PLL520-07
PLL520-09
OE
State
Q
Q
0 (Default)
1
0
1 (Default)
VCON
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL520-08
Logical states defined by CMOS levels for PLL520-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 09/20/04 Page 1
GND
The PLL520-05/-06/-07/-08/-09 is a family of VCXO
ICs specifically designed to pull high frequency
fundamental crystals. Their design was optimized to
tolerate higher limits of interelectrode capacitance
and bonding capacitance to improve yield. They
achieve very low current into the crystal resulting in
better overall stability. Their internal varicaps allow
an on chip frequency pulling, controlled by the
VCON input.
XIN
XOUT
SEL2^
OE
12
13
14
15
16
1
VDD
DESCRIPTION
11
SEL1^
9
8
7
6
5
GND
CLKC
VDD
CLKT
P520-0x
2
3
4
如何用单片机设计断电延时型电子定时器?
我第一次上这个网,谁知道请告诉我,我急用. 请告诉我详细的设计方案 谢谢啦...
hongyan 嵌入式系统
氮化镓是实现 5G 的关键技术
日前,与 SEMICON CHINA 2020 同期的功率及化合物半导体国际论坛 2020 在上海隆重举行,Qorvo FAE 经理荀颖也在论坛上发表了题为《实现 5G 的关键技术—— GaN》的演讲。 496809 ......
zqy1111 无线连接
LED PWM调光技术及设计注意点
本帖最后由 qwqwqw2088 于 2015-6-26 17:25 编辑 无论LED是经由降压、升压、降压/升压或线性稳压器驱动,连接每一个驱动电路最常见的线程就是须要控制光的输出。现今仅有很少数的应用 ......
qwqwqw2088 模拟与混合信号
锂电池使用误区,别再谋杀你的锂电池
目前大多数电子产品的电池都采用锂电池,锂离子电池自1990年问世以来,因其卓越的性能得到了迅猛的发展,并广泛地应用于社会,锂电池生产商也因此得到 了最大规模的发展。不需要将锂电池充到百 ......
通通 电源技术
SetupDi***函数的问题
可能由于已问过的问题太长,现在还无人回答,所以新开一个帖子 已经解决一些问题,我把现在的问题说一下,请大家帮忙分析 老帖子可参见http://topic.eeworld.net/u/20080424/21/ab8b4075-05d4 ......
xioajinglchy 嵌入式系统
看不同美女,找美女不同
今儿《找不同》奉献给大家的,都是美女大腕,大家慢慢看慢慢挑。 http://pic.yupoo.com/250echo/2874274faa9d/0h8yezhk.jpg http://pic.yupoo.com/250echo/9721674faa9d/5wlp1of5.jpg ......
迷失的悟空 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2410  1380  1744  894  451  49  28  36  18  10 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved