电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL520-09OC

产品描述Low Phase Noise VCXO with multipliers (for 100-200MHz Fund Xtal)
文件大小237KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL520-09OC概述

Low Phase Noise VCXO with multipliers (for 100-200MHz Fund Xtal)

文档预览

下载PDF文档
PLL520-05/-06/-07/-08/-09
Low Phase Noise VCXO with multipliers (for 100-200MHz Fund Xtal)
FEATURES
100MHz to 200MHz Fundamental Mode Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 800MHz (4x
multiplier), or 800MHz – 1GHz (PLL520-09
TSSOP only, 8x multiplier).
High yield design supports up to 2pF stray
capacitance at 200MHz.
CMOS (Standard drive PLL520-07 or Selectable
Drive PLL520-06), PECL (Enable low PLL520-08
or Enable high PLL520-05) or LVDS output
(PLL520-09).
Integrated variable capacitors.
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL520-06 only available in 3x3mm.
Note: PLL520-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
VCON
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 520-0x
GND/DRIVSEL*
SEL0^
10
GND
GND
BLOCK DIAGRAM
SEL
OE
VCON
Oscillator
Amplifier
w/
XIN
integrated
varicaps
XOUT
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL520-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
OUTPUT ENABLE LOGICAL LEVELS
Part #
PLL520-08
PLL520-05
PLL520-06
PLL520-07
PLL520-09
OE
State
Q
Q
0 (Default)
1
0
1 (Default)
VCON
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL520-08
Logical states defined by CMOS levels for PLL520-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 09/20/04 Page 1
GND
The PLL520-05/-06/-07/-08/-09 is a family of VCXO
ICs specifically designed to pull high frequency
fundamental crystals. Their design was optimized to
tolerate higher limits of interelectrode capacitance
and bonding capacitance to improve yield. They
achieve very low current into the crystal resulting in
better overall stability. Their internal varicaps allow
an on chip frequency pulling, controlled by the
VCON input.
XIN
XOUT
SEL2^
OE
12
13
14
15
16
1
VDD
DESCRIPTION
11
SEL1^
9
8
7
6
5
GND
CLKC
VDD
CLKT
P520-0x
2
3
4
请问计算机CPU寄存器的字长和内存的字长有无关系?是什么关系?现在常见的PC的寄存器字长和内存字长都是多少?
请问计算机CPU寄存器的字长和内存的字长有无关系?是什么关系?现在常见的PC的寄存器字长和内存字长都是多少?...
haitianTT 嵌入式系统
allegro封装设计疑问
请教有经验的前辈,在绘制封装时,用ADD命令与用shape命令来画框图有 什么区别,哪些层需要用add来画,又有哪些层需要用shape命令来画呢?...
zl138764 PCB设计
求助:433MHZ红外接收电路
各位大虾:小弟初次接触高频电路,在一产品内置红外遥控的设计中,遇到了几个问题,现请教各位。 我用的是RX3400调幅集成电路,为超外差接收电路。发射采用433MHZ的声谐波振荡器,所以发射频率 ......
holy620 无线连接
谁有好主意,帮帮忙
DSP没资源了,不够外扩RAM,如何能实现后期的仿真调试呢,有什么NB的仿真器或者有不用扩RAM的方法吗。谁给出出主意,谢谢各位大神~...
wghxchana DSP 与 ARM 处理器
Nios里如何做软件看门狗?求代码
Nios里如何做软件看门狗? 求代码及解释 如何初始化、喂狗、设置中断周期等? SOPC中有何特殊设置? 间隔一段时间喂狗,里面有那么多的寄存器,看书也没很明白哪个是设置周期的,哪个是喂 ......
wm109947 嵌入式系统
SEED与SEED 560 仿真问题
在开发DSP2812时出现 :SEED XDS560PLUS 能够正常运行。 SD XDS560V2 STM 提示出错:SC_ERR_CTL_NO_TRG_CLOCK 那位大侠能够指点 ...
crusadelee 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 465  2766  991  739  1502  7  58  20  5  39 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved