电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-05QCLR

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-05QCLR概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
深圳市巨特光电科技有限公司诚聘
以下是深圳市巨特光电科技有限公司现阶段招聘信息,有意向可直接回复邮件gouleweixiao@126.com或致电86153351 ,欢迎推荐。登陆一览LED英才网详细查询企业招聘信息 深圳市巨特光电科技有限公 ......
gouleweixiao 求职招聘
TMS320C6000系列二次Bootloader的设计与实现
随着DSP(数字信号处理器)系统的广泛应用,其程序规模也随之不断扩大,使用芯片本身自带的Boot-loader通过Flash存储器来引导DSP程序,往往受到程序大小和结构的制约,比如程序很大超过厂商固 ......
fish001 微控制器 MCU
【当世无线传输,用什莫技术最好?Zigbee?】
当世无线传输,用什莫技术最好?Zigbee?其他进口的? 大家觉得呢? 有请专家意见!...
fastlin 嵌入式系统
对微电子封装中关键性问题的探讨
对微电子封装中关键性问题的探讨 引言90年代前半期美国提出了第二代表面组装技术的IC封装技术--BGA(球栅阵列封装),其进一步的小型封装为CSP(芯片规模封装),在20世纪90年代末成为人们关注的焦 ......
gaoyanmei PCB设计
免费样片话题引来的狗血吐槽。。。。。。。
最近富士通与武汉力源举行FRAM免费样片活动,上周五申请了5片MB85RC16,今天就拿到货了,可惜这次富士通和力源的合作仅限FRAM,内嵌FRAM的LSI并不在列,这种更高价值的RFID标签(像HF RFID标签 ......
feaeaw 综合技术交流
关于内核API库的开发问题
刚接到一个任务,要求完成内核API的开发,原来没有接触过,有谁能给指条明路,或者参考代码,万分感谢!!! 现在了解到的内核API应该也是一种DLL,但工作在内核模式中,区别于用户模式的DLL ......
cinderella_lh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 584  2647  236  2430  1320  22  21  37  26  54 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved