电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-06QCL

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-06QCL概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
请教:用IAR无法给CC2530下载程序
用IAR和TI公司的CC debugger仿真器给自己制作的CC2530板子上时,下载程序时总是出错,提示如下:note:a target cannot be selected when used in another debug session or in other applicatio ......
liufan 嵌入式系统
工作一年,迷茫,大家帮我看看!
大家好,我去年本科毕业生,当时没找到工作,被老师拖去一起和他创业,我们团队一共5个人,2个做硬件,2个做底层软件开发,我主要负责嵌入式LINUX的驱动和应用开发,一年来由于公司刚起步,人手 ......
cdj86cdj86 嵌入式系统
有谁用过boa web server没有
最近在做嵌入式想用boa+php5,boa已经交叉编译好了,不知php这么交叉编译...
dan123456 嵌入式系统
环绕声响应系统怎么做?
本帖最后由 paulhyde 于 2014-9-15 03:11 编辑 任务是这样的:设计一套环绕声响应系统。在一块儿3平方米的平板上四角外侧固定四个用普通纸盆喇叭构成的声音发生装置,声音通过空气传输到全向麦 ......
天空一 电子竞赛
基于AT91SAM9G45的Linux2.6内核移植与编译
基于AT91SAM9G45的Linux2.6内核移植与编译...
ye0217 Linux开发
什么是LED显示屏的灰度、亮度和失控率
什么是LED显示屏灰度等级   灰度也就是所谓的色阶或灰阶,是指亮度的明暗程度。对于数字化的显示技术而言,灰度是显示色彩数的决定因素。一般而言灰度越高,显示的色彩越丰富,画面也越细腻 ......
探路者 LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 375  2275  1411  2256  539  10  57  11  42  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved