电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-07

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-07概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
Aultium designer10,Project >> show differences
Aultium designer10中,Project >> show differences,为什么老是出现extra Component Classes(1)和extra Room differences? ...
格林刘 PCB设计
急求:Win CE.Net(C#)的"Hello World"的源代码程序!再三谢谢了,急要!
~ ~项目经理要我们2周的时间内,学懂Win CE.Net 6.0(C#)的开发使用流程,如何调用函数,方法,2周内又还要学习日语的培训,搞了快4天了,还是对Win CE.Net(C#)没有头绪,都不知道怎么 ......
陈丽 嵌入式系统
C8051F120的模板图是什么样的?
各位大侠,帮帮小女子,C8051F120的模板图是什么,有样图给参考一下~...
yuping 嵌入式系统
keil编译出错
SNAKE.C(205): error C249: 'DATA': SEGMENT TOO LARGE keil编译时出现上面的错误,为什么会出现这种错误?怎样改正? 大家帮小弟看一下...
245016767 嵌入式系统
请教usb转串口驱动的问题
usb转串口就是virtual com么? 我用的是Z-TEK的usb转串口,在linux下当波特率达到38400时就不能正确接收数据,我是否需要装个驱动? 我在这个网站上看到有linux驱动,不知道是不是,下载后是 ......
wangzelin311 嵌入式系统
WINCE
将数据库db1.mdb复制到wince4.2的mobile Device时,在进行格式转换时,提示远程过程调用失败。 无法复制 ...
86814429 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1670  2695  1068  879  170  2  8  40  15  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved