电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-07QCLR

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-07QCLR概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
关于MSP430非屏蔽中断的问题
MSP430的NMI、振荡器出错、flash非法访问中断都属于非屏蔽中断,那为什么还能设置NMIIE、OFIE、ACCVIE这些中断使能标志?初学者,有点不解...
shanshi9du 微控制器 MCU
编译eboot无法生成.nb0
大家好, 我在用ce6编译eboot时,出了点问题,想求教~ 右键build eboot,提示: BUILD: Building COMPILE Pass in F:\WINCE600\PLATFORM\SMDK2440\src\bootloader\eboot\ directory. BUILD ......
sgaochen 嵌入式系统
快点PCB招聘PCB layout培训生啦,95后们快来!
2017.1.23日,人社部召开2016年四季度新闻发布会。数据显示,今年高校毕业生将达795万人,再创历史新高。与2016年对比,整整高出了30万啊,同学们!妥妥的又是一个“史上最难就业季”!不同的是 ......
mwkjhl 求职招聘
stm32很奇怪的问题
我在做一个数据处理的问题,程序基本可以了,但是加入一个滤波函数f1()的调用后,数据就全乱了,之后把这个函数调用改成紧紧只是调用,不对数据对象进行任何操作,数据任然是乱的,但是一去掉这 ......
newsa111 stm32/stm8
万利主页上的STM32报价已经撤除了,好快
据说是有其他分销商和代理商不满意万利以低价格销售STM32的芯片?对我们小批量使用的客户看来还只能等着降价啦。STM32是好用,但是力源网上的价格是不是太贵了?...
goodmails stm32/stm8
运放LF356不需要外围器件也能放大电流吗?
最近维修一块线路板,测绘原理图时,发现有一个电流放大电路,用运放LF356,没有任何外围器件,2脚直接连接DAC0832的电流输出Iout1,起初以为漏画了器件,但反复核实后确认电路是正确的,现在很 ......
飞絮 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2322  1592  2818  2887  946  47  1  2  11  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved