电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-08OCL

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-08OCL概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
为什么ST不出一个针对STM32F的开发软件呢??
然后免费给大家使用 这样STM32F会更加好卖些 !!!!...
w414878943 stm32/stm8
2020晒晒我眼中的哈尔滨
哈尔滨,位于东经125°42′-130°10′、北纬44°04′-46°40′。有俄式建筑,有东方小巴黎之称,冬天零下40度,街道积雪成冰,又被称作冰城。 每年11月 ......
liweicheng1985 聊聊、笑笑、闹闹
对现在开始电子学习者的小小希望
看到版主的愤怒贴,我突然有一点想说的我觉得一个好的基础和好的学习态度是学习单片机的良好开始,虽然我也是一个小白,前段时间接手自己的毕设,IC考勤机的设计与制作,我只是做了一个简单的数 ......
lu331364648 51单片机
wince6.0下如何创建带窗体的动态链接库dll啊
另外一个程序调用这个窗体,调用完后释放。有没有人做过?指点下,谢谢啦...
weiaa1911 嵌入式系统
【求助】关于无线IAP技术
最近在做无线IAP系统升级,做完老板觉得我做的方案没有深度和难度,叫我再向下发掘,不知道各位大哥大姐觉得这个东西有哪些方面还能再发掘发掘的,谢谢...
cjxxzj 嵌入式系统
介绍一款ALLEGRO 应用在手机上的产品方案
本帖最后由 jameswangsynnex 于 2015-3-3 20:00 编辑 介绍一款ALLEGRO 应用在手机上的产品方案 Allegro MicroSystems, Inc. is a supplier of advanced mixed-signal power sem ......
jameswangsynnex 消费电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2832  523  803  1681  1700  33  46  29  26  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved