电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-09OCLR

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-09OCLR概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
MAPI中新邮件问题?
如何在OnNotify中取得被改变的Message对象?当有新邮件来时,如何取得新邮件的标题,发件人EMAIL地址,附件数?...
goodxinna 嵌入式系统
pc串口和单片机通讯的问题
在单片机和pc上设置的都是9600波特率,无奇偶校验,8位数据位,1位停止位 我用的是RC来产生单片机所需的时钟,理论上想设计4MHz的,但在时钟输入端实测是5.05M 单片机的波特率是由公式 ((FC ......
chaosteam 嵌入式系统
TI(Luminary)芯片选型参考资料~~~
1、选型工具: Luminary的函数库和图形库,上面集成的东西很丰富,很多工程师都会喜欢。 https://bbs.eeworld.com.cn/thread-83886-1-1.html 2、29308 谁是最节能,最擅长把好钢用 ......
mawenwei 微控制器 MCU
单片机C语言基础 16种方式流水灯(八)
此内容由EEWORLD论坛网友tiankai001原创,如需转载或用于商业用途需征得作者同意并注明出处 使用goto语句实现流水灯 #include // /************************************ ......
tiankai001 51单片机
请教一下:开发一个通用控制器有多难?据说可以用在任何场合
类同于工控机和PLC平台的结合,总线板卡式的----从硬到软! 公司本没这个实力,找了个研究所的年老的高工来领头,好象从硬到软啥都知道,可不知道具体水准,他的介绍听的我云里雾里的 打 ......
19861105 嵌入式系统
新开一贴---继续MMU调试
接上一贴:http://topic.eeworld.net/u/20100131/15/462e28c6-78c7-41aa-a2f8-02d643802276.html 我晕,又发现了一个不对的地方(应该是不正常的吧) #define _RAM_STARTADDRESS 0x ......
JINBAOO 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2022  2503  321  1628  1515  12  48  6  34  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved