电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PLL620-09OIL

产品描述Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
文件大小263KB,共8页
制造商PLL (PhaseLink Corporation)
下载文档 全文预览

PLL620-09OIL概述

Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)

文档预览

下载PDF文档
PLL620-05/-06/-07/-08/-09
Low Phase Noise XO with multipliers (for 100-200MHz Fund or 3rdOT Xtal)
Universal Low Phase Noise IC’s
FEATURES
100MHz to 200MHz Fundamental or 3
rd
Overtone Crystal.
Output range: 100 – 200MHz (no multiplication),
200 – 400MHz (2x multiplier), 400 – 700MHz (4x
multiplier), or 800MHz-1GHz(PLL620-09 only, 8x
multiplier).
CMOS (Standard drive PLL620-07 or Selectable
Drive PLL620-06), PECL (Enable low PLL620-08
or Enable high PLL620-05) or LVDS output
(PLL620-09).
Supports 3.3V-Power Supply.
Available in 16-Pin (TSSOP or 3x3mm QFN)
Note: PLL620-06 only available in 3x3mm.
Note: PLL620-07 only available in TSSOP.
PIN CONFIGURATION
(Top View)
VDD
XIN
XOUT
SEL3^
SEL2^
OE
GND
GND
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
SEL0^
SEL1^
GND
CLKC
VDD
CLKT
GND
GND
PLL 620-0x
DNC/
DRIVSEL*
SEL0^
10
DESCRIPTION
The PLL620-0x family of XO IC’s is specifically
designed to work with high frequency fundamental
and third overtone crystals. Their low jitter and low
phase noise performance make them well suited for
high frequency XO requirements. They achieve very
low current into the crystal resulting in better overall
stability.
XIN
XOUT
SEL2^
OE
13
14
15
16
12
11
SEL1^
9
VDD
8
7
6
5
GND
CLKC
VDD
CLKT
PLL620-0x
1
2
3
4
GND
GND
GND
BLOCK DIAGRAM
SEL
OE
PLL
(Phase
Locked
Loop)
^: Internal pull-up
*: PLL620-06 pin 12 is output drive select (DRIVSEL)
(0 for High Drive CMOS, 1 for Standard Drive CMOS)
The pin remains ‘Do Not Connect (DNC)’ for PLL620-05/07/08/09.
OUTPUT ENABLE LOGICAL LEVELS
Part #
OE
State
Q
Q
X+
X-
Oscillator
Amplifier
PLL620-08
PLL620-05
PLL620-06
PLL620-07
PLL620-09
0
(Default)
1
0
1
(Default)
Output enabled
Tri-state
Tri-state
Output enabled
PLL by-pass
OE input: Logical states defined by PECL levels for PLL620-08
Logical states defined by CMOS levels for PLL620-05/-06/-
07/-09
47745 Fremont Blvd., Fremont, California 94538 Tel (510) 492-0990 Fax (510) 492-0991
www.phaselink.com
Rev 11/01/05 Page 1
GND
【R7F0C809】晒板跑DEMO,环境搭不起!(已摆平)
本帖最后由 ljj3166 于 2015-8-16 20:19 编辑 头一次玩Renesas 有点小激动 北京到这里,跑了差不多一周 总算是到了,迫不及待拆包 先上全家福 210817 土豪PCB,寥寥几 ......
ljj3166 瑞萨MCU/MPU
NIOSII数码管显示实验
最近在学NIOSII,总是有些问题出来,打扰大家了··· #include "stdio.h"#include "sys/unistd.h"#include "io.h"#include "string.h"#include "system.h"#include "altera_avalon_pio_regs.h ......
emnqsu FPGA/CPLD
第一次问问题: 有没有支持WinCE的工业用摄像头啊?我把分数全部交出!
有没有支持WinCE的工业用摄像头啊?我把分数全部交出!...
ppp888qqq 嵌入式系统
LM3S9B96开发的坎坷历程(一)
项目中嵌入式开发部分的MCU选用的是LM3S9B96。。(这是一年半前的项目,近期老板要求复原。一些重复的问题又出现了。千不该万不该,早知道就做好相应的笔记了。本着亡羊补牢,为时未晚的心态 ......
wuxy910810 微控制器 MCU
【玩转C2000 Launchpad】刚拿到订购的C2000 Launchpad,pad名字真V5
刚拿到就亟不可待的拆了包装,过得还挺严实。有一个开发板(真的是小巧玲珑呀,知道不大,以前觉得得有半个手那么大,现在一看比想象的还小),一个USB迷你线,一张英文的纸质快速开始向导,就 ......
lsj306 微控制器 MCU
关于逻辑运算的问题!!
#include<stdio.h>int main(){int m=2,n=1,a=1,b=2,c=3,d;d=(m=a==b)&&(n=b>c);printf("d=%d,m=%d,n=%d",d,m,n);d=(n=b>c);printf("d=%d,n=%d",d,n);while(1);}为何 第一个打印输出 ......
kavy00 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2080  1953  397  2778  1973  42  37  49  6  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved