电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

4609H-701-220/103L

产品描述RC Network, Terminator, 22ohm, 50V, 0.01uF, Through Hole Mount, 9 Pins, SIP, ROHS COMPLIANT
产品类别无源元件    RC网络   
文件大小340KB,共2页
制造商Bourns
官网地址http://www.bourns.com
标准
下载文档 详细参数 全文预览

4609H-701-220/103L概述

RC Network, Terminator, 22ohm, 50V, 0.01uF, Through Hole Mount, 9 Pins, SIP, ROHS COMPLIANT

4609H-701-220/103L规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Bourns
包装说明SIP, ROHS COMPLIANT
Reach Compliance Codecompliant
Is SamacsysN
电容0.01 µF
电容负容差20%
电容正容差20%
电容器温度特性代码X7R
电容器温度系数15%
第一元件电阻22 Ω
JESD-609代码e1
长度22.81 mm
制造商序列号700
安装特点THROUGH HOLE MOUNT
网络类型TERMINATOR
电容器元件数量8
功能数量1
阻容元件数量8
电阻器元件数量8
端子数量9
最高工作温度85 °C
最低工作温度-30 °C
封装形状RECTANGULAR PACKAGE
额定(直流)电压(URdc)50 V
电阻容差5%
电阻器/电容器网络类型RC NETWORK
座面最大高度8.5 mm
表面贴装NO
端子面层Tin/Silver/Copper (Sn/Ag/Cu)
端子节距2.54 mm
端子形状FLAT
宽度3.81 mm
工作电压50 V
Base Number Matches1
KW41Z之多功能轨迹记录仪(模拟串口部分)
[i=s] 本帖最后由 ccgzkr 于 2017-8-1 01:32 编辑 [/i](1)作品名称:KW41Z之多功能轨迹记录仪。(2)作品实现功能说明:拟实现模拟串口与GPS模块通信,实现位置信息解析及记录,OPENSDA所带物理串口与PC连接,上传信息及进行相关调试。所提交代码仅包含模拟串口部分,因为这部分代码编译通过,但是一直无法烧写,尚未经验证,因此未将GPS部分合入。(3)软硬件设计思...
ccgzkr NXP MCU
关于ucos在C167CR上的移植
我在micrum网站上下载的移植源码,但这个源码是移植到c164ci上的,用的编译器是TASKING C166/ST10V2.0 R1。我现在用的是Tasking v7.5 r2, 芯片是C167CR-LM, 因此需要做一些修改。到目前为止,可以创建自己的任务,在没有时钟节拍的情况下,应用任务和空闲任务之间的切换都是没有问题的。但是一旦引入时钟节拍,从应用任务切换到空闲任务是没有问题的,但是不能从...
happepipi 实时操作系统RTOS
诚心请教 vs2005 编译VdwLibs.dsw
诚心请教 vs2005 VdwLibs.dsw 编译出错问题可能很简单,请大家见谅。1.vs2005中的生成与ds3.2里的生成有什么区别?2.我在生成VdwLibs.dsw 的时候用两个不同的生成报的错完全不一样,我只选了32位的在ds3.2自带的生成中错误大概是:lib() : error LNK1181: cannot open input file 'objchk\i386\khidaux...
langniao 嵌入式系统
evc与visual studio 2008共存的问题
我先安装了visual studio 2008以及Windows mobile 6.0的SDK和中文版的window mobile 6.0 emulator。但看到网上好多书,都是依据evc讲解的,便又安装了evc 4.0和sp4,但无法启动。报错“没有安装任何SDK”。我该怎么办呢?是再安装一次SDK?,这样的话,会不会visual studio 2008又无法使用呢?请问各位大虾了,谢谢!...
wuzhouze 嵌入式系统
verilog SOS
verilog 中 如果这么定义位宽 reg [7:0] abc; 与reg [0:7] abc; 二者之间有区别:关于这个语句的定义:注意几点:1。 reg [7:0] abca=X"00001111";则: a[7]='0';a[0]='1';2. reg[0..7] abc;a="00001111";则:a[7]='1';a[0]='0';不知道我说的对否?请指正...
eeleader FPGA/CPLD
j-link调试外部norflash的程序的时候,需要怎么配置?
找个地问个简单的问题,j-link调试外部norflash的程序的时候,需要怎么配置?只能用两个断点吗?老觉得调试外部flash,他没h-jtag好用。但是不应该啊。是不是需要配置什么?芯片如lpc2220,flash,sst39vf1601。...
tartss 嵌入式系统

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 394  519  733  888  1310 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved