电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531QA481M000DG

产品描述CMOS/TTL Output Clock Oscillator, 481MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531QA481M000DG概述

CMOS/TTL Output Clock Oscillator, 481MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531QA481M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率481 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
福利:简单注册获取多篇关于信号完整性的电子书和直播学习视频
361861 面对新一波的信号完整性要求,你做好准备了吗?简单注册,即可免费获取关于信号完整性的电子书和直播学习视频! >>>点此注册...
eric_wang 测试/测量
DSP2401外部中断问题
DSP是TMS320LF2401A,想使用外部中断XINT1,把XINT1引脚直接连到3.3V时,产生了中断,正常工作,但是把XINT1引脚接个电阻(470欧什么的都试过)再接到3.3V时,就不产生中断了,万用表测一下发现 ......
zxump45 DSP 与 ARM 处理器
据说咱那款湿度计报价要80多元~~
小批量的 刚刚听小志询价说的 呵呵 :) ...
soso DIY/开源硬件专区
电路设计漫谈之10: 接地(1)
电路设计漫谈之10: 接地(1) 一直想谈谈接地问题,但总觉得不容易下手。接地,最简单的定义,也是最难把握的。简单到初学者把所有“地线”一连就可,复杂到要考虑安全,干扰,强弱信号分配, ......
linda_xia 模拟电子
大家好,欢迎加入Google android的qq群:62710437
大家好,欢迎加入Google android的qq群:62710437。我们一起讨论、探索、共同进步!...
lxd1227 嵌入式系统
【求助】1k的ram跑ucos三个任务?
我用f437,ram是1k.我现在跑两个任务,没什莫问题。但是跑三个任务,就不行了。不知道又没有哪位大侠,给一些指导性的意见。...
tanta 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 513  386  1693  2369  329  11  8  35  48  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved