电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA1056M00DGR

产品描述LVDS Output Clock Oscillator, 1056MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA1056M00DGR概述

LVDS Output Clock Oscillator, 1056MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA1056M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1056 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
双排数码管显示问题
如图,我要做的是一个温控仪表的界面,上下两排,上排是PV,下排是SV,但是位码只有P0口的低4位控制,而且还需要用这4位去控制按键的扫描。应该怎么去编写程序,怎么个思路,谢谢。 ...
mx2海贼 51单片机
毕设:水质监测控制站之水样采集
本帖最后由 datefire 于 2022-4-21 00:48 编辑 一、功能要求:利用Arduino开发板和一些元器件实现抽水和排水的功能。 二、设计分析 用两个直流电机潜水泵当作抽水泵和排水泵,用电池盒 ......
datefire stm32/stm8
MSP430书籍
MSP430书籍资料...
zax0403111 微控制器 MCU
电源线通讯系统在室内的电磁辐射电源线通讯系统在室内的电磁辐射
电源线通讯系统在室内的电磁辐射 Indoorradiatedemissionassociatedwithpowerlinecommunicationssystems 1前言近几年来,利用无线电频率(1-30MHz)的新型电源线通讯(PLC)系统的发展,使 ......
fighting 模拟电子
请问CE中如何查看当前FCLK?
请问CE中如何查看当前FCLK? CE的主频是不是在BOOTLOADER就设定了?...
comnet001 嵌入式系统
把玩一下手里的MSP432P401R LaunchPad
收到这板子后一直放着,正好手里有个坏掉的LCD12864显示屏,我把引脚改成了串口模式。 一共5根线,接上,找程序,看程序,学着怎样建工程。。。。。。。。。。 好了,显示了(程序是网上找的 ......
硕果累累 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 550  1471  1863  1870  2557  4  51  30  8  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved