电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530CA129M000DGR

产品描述CMOS Output Clock Oscillator, 129MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530CA129M000DGR概述

CMOS Output Clock Oscillator, 129MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530CA129M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率129 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
ADI创新大赛又开始了~~有精力的人可以试试
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 报名截止日期是:2010.04.02 一、参赛资格 1. 凡国家教育部承认的具有正式学籍高等院校在校学生(研究生、本科生及专科生)均有资格参 ......
john_wang 电子竞赛
单片机数控稳压电源
图片太大,传了几次,终于传上来了 单片机是stc89c52,LQFP44封装,以前用这单片机做过一个电子钟,剩下一块,手头还有两块ADC0809和两块DAC0832,都是朋友给的,8位AD、DA,分辨率不怎么样, ......
lzq253123505 51单片机
【ESK32-360测评】+ RTC计时器
1. RTC基本使用 在例程中,提供了RTC的实验示例,在串口的配合下可以设置RTC的初始数值,并通过串口来输出RTC计时值,其运行效果如图1所示。 492584图1 串口设置和显示RTC计时值 2 ......
jinglixixi 国产芯片交流
各位高手,帮我解决一下程序问题吧
本程序试图在输入信号去抖动后转换为程序中中的复位、开启信号,en信号合适,但是reset信号转换后一直是高电平,不合适,望高手不吝赐教,在下感激不尽library ieee;use ieee.std_logic_1164.al ......
淼森 FPGA/CPLD
【N32L43x评测】创建DEMO例程测试SHT20温湿度传感器
体验有点没跟上,今天我测试下新建下DEMO,然后移植一下我们的SHT20传感器让我们的L436开发板读取下温湿度值。 首先新建工程,在我们的KEIL中进行新建。 624851 记得选择一个文件夹下 ......
流行科技 国产芯片交流
学了电子半年了,一点收货也没有
好难学啊,不知道要不要坚:Mad: 持下去...
retswh2 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 820  2256  17  668  1898  49  37  44  53  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved