电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HC1295M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HC1295M00DG概述

CMOS/TTL Output Clock Oscillator, 1295MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HC1295M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1295 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
预览泰克新品赢取京东卡咯!
小管又给大家带来一个好活动,不仅能尝鲜儿还能赢取100元京东卡! 如此好事,当然要与大家一同分享啦!302586 有一种骄傲叫自我,为你专属定制,只为不同的你 6月6日泰 ......
EEWORLD社区 测试/测量
模拟与逻辑封装
本帖最后由 dontium 于 2015-1-23 11:40 编辑 本文档介绍了模拟与逻辑封装,欢迎大家下载哦~ ...
德州仪器 模拟与混合信号
关于AT24C02的读写问题
各位大侠,帮帮忙啊.我编了个AT24C02的读写程序,写已经没问题,每次都应答,但是读开始的伪写程序就是不应答,请那为高手帮看看啊!兄弟在这里谢谢了! ORG 0000H SCL BIT P1.6;定义24C02的串行时 ......
如风似雾 Microchip MCU
【STM32F7英雄联盟大赛】多功能测试仪器-信号发生器部分的设计规划
本帖最后由 传媒学子 于 2015-12-11 11:07 编辑 static/image/hrline/line9.png 花絮 首先,我是非常想在论坛上分享我们的进度了,可是:Sad: 学校的网络太不给力了,导致我近1 ......
传媒学子 stm32/stm8
看完竞赛感言的一些杂感
本帖最后由 paulhyde 于 2014-9-15 09:37 编辑 不知道发在哪个版面合适,暂且发这里。 大学里在我的环境里我可能是个好学生至少算是但比起他们我还远算不上优秀,大一大二的我只知道上课,看 ......
阿cat 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1781  958  2555  2266  2378  46  59  1  10  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved