电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FB1361M00DG

产品描述LVDS Output Clock Oscillator, 1361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FB1361M00DG概述

LVDS Output Clock Oscillator, 1361MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FB1361M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1361 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【征集帖】大家有没有想法跟网友平湖秋月一起翻译【Tiva C系列固件库翻译】呢?
最近看到网友平湖秋月发布了一系列关于翻译Tiva C的内容。大家有没有想法加入一起翻译的想法呢? 翻译的内容:124028 平湖秋月已经翻译了其中几个章节: Tiva C系列 第10章 内部存储器(Me ......
maylove 微控制器 MCU
PCB开发技术中的电磁的兼容性
电磁兼容性(EMC, Electromagnetic Compatibility)是指电子设备在各种电磁环境中仍能够协调、有 效地进行工作的能力。电磁兼容性设计的目的是使电子设备既能抑制各种外来的干扰,使电子设备 ......
dafei_hz PCB设计
如果这种打印机机不那么贵,那么热转印法制板将成为历史~~~
这是一种平板打印机,它可打印在任何材料的平面物体上, 47947 可惜机子很贵,一个A4的打印机要3W几,墨水是特殊的染料墨水,要0.5元/ml。 不知道哪位兄弟对这种打印机的打印头比较了解?? ......
huchuan987 创意市集
【XILINX 主题分享月】活动要求在标题前选择【设计工具】,怎么没有这个选项?
82790RT,上边是照片,没到活动截止时间吧?什么情况?谢谢...
lidonglei1 FPGA/CPLD
IAR怎么设置空格,就和keil一样按下空格,代码之间空出一格??
IAR怎么设置空格,就和keil一样按下空格,代码之间空出一格??百度好久了找不到答案,新手求解!!! ...
xiongfan1234 微控制器 MCU
招聘:射频工程师
北京某芯片科技公司招聘 (芯片设计工程师)【全职、兼职均可】 职位描述: 1、负责射频、微波、毫米波集成电路芯片的设计; 2、负责射频收发机电路(LNA/PA/MIXER/VCO等)的测试和应用开发; ......
芯2020 求职招聘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 38  1070  1112  1818  1882  10  20  13  50  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved