电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB782M000DG

产品描述LVPECL Output Clock Oscillator, 782MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB782M000DG概述

LVPECL Output Clock Oscillator, 782MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB782M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率782 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
CMOS4000系列数字集成电路型号功能表
CMOS4000系列数字集成电路型号功能表...
安_然 模拟电子
WINCE休眠后,在控制面板不能查询蓝牙设备的问题
哪位兄弟遇到过:WINCE休眠后,在控制面板不能查询蓝牙设备的问题呀?有哪位知道是什么原因不?...
帐单 嵌入式系统
ADI公司现通过其全球分销网络提供Hittite微波产品
ADI的特许经销商目前有超过1000款ADI公司的高性能Hittite产品组合。 这些RF、微波、毫米波IC和模块解决方案覆盖了从天线到比特以及比特到天线的完整频谱,最高至110 GHz。 中国,北京 ......
nmg ADI 工业技术
[视频分享] Stellaris LaunchPad入门讲座第二课——CCS开发环境介绍(上)
http://v.youku.com/v_show/id_XNTUwOTcyNjU2.html 欢迎参加 Stellaris EK-LM4F120XL LaunchPad 入门讲座的在线培训。本次的在线培训将分为多个部分,包括视频讲解和实际的调试操作。第二课将 ......
德州仪器_视频 单片机
关于TetraMAX的测试覆盖率的问题
用run atpg -all命令以后覆盖率达到95%,为什么多次连续使用run atpg -all,覆盖率可以逐步提升,甚至达到99%???各位使用过tetraMAX的有没遇到过类似的问题???...
eeleader-mcu FPGA/CPLD
稳压电压源电路
本帖最后由 paulhyde 于 2014-9-15 09:02 编辑 各位大虾,我现在想做一个0~9.9V和-9.9~0V的数控稳压电源,现在调试遭遇到空载输出正常而不能带负载的情况,麻烦各位帮我分析一下,谢谢! ...
dahai_1616 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2724  2497  2109  845  2818  36  52  44  57  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved