电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531CC135M000DGR

产品描述CMOS Output Clock Oscillator, 135MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531CC135M000DGR概述

CMOS Output Clock Oscillator, 135MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531CC135M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率135 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
51单片机用定时写流水
初学单片机中断定时感觉什么也不懂,哪位能帮我写个用定时的流水灯!(要用汇编写)...
saioooooo 嵌入式系统
3.7V-2.8V的输入电压升压到5V,然后在稳压到3.3V的方案有哪些?
我是打算自己做空心杯四轴的,3.7V供电,有负载的时候电池电压只有2.8V左右,之前试过一个板子了,采用的方案是SX1308升压到5V,然后用HT7833稳压到3.3V,结果发现一上电就有问题。后来把电源芯 ......
赵怡彬 电源技术
基于STM32F401RE开发板的X-NUCLEO-IKS01A3传感器的应用
自从X-NUCLEO-IKS01A3测试板上的各个传感器分别测试成功后,便开始了应用的尝试。由于传感器评估板体积不小,不方便做穿戴式或便携式的应用,因此我的应用项目仅仅是将传感器的检测数据集 ......
hujj MEMS传感器
准备离校 出清开发板啦!!!
本帖最后由 yan2513 于 2015-3-8 19:03 编辑 1.伽利略 2.STM32F4 Discovery 3.Nuting sdk m451 4.cypress cy8ckit 049 首先是让我又爱又苦脑的伽利略了解了一点:Cry:,送出去吃过灰 ......
yan2513 淘e淘
基于FPGA的SDTVHDTV转换的研究与设计
521701 ...
至芯科技FPGA大牛 FPGA/CPLD
我的易电源整理贴
易电源试用就要结束了。我根据周计划做了以下试用。在这里规整一下。昨天收到易电源套装上照片 https://bbs.eeworld.com.cn/thread-341057-1-4.html 易电源电源模块试用心得 https://bbs.eeworl ......
ddllxxrr 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1333  2245  108  1424  2866  39  35  36  31  53 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved