电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531CB52M0000DG

产品描述CMOS Output Clock Oscillator, 52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531CB52M0000DG概述

CMOS Output Clock Oscillator, 52MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531CB52M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率52 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
看运放的重要参数CMRR,感觉很难和实际应用对应上
就是画框的地方,这个举例没看懂,9V-8V,什么叫8V是通用的。。。还有就是这个CMRR在运放选型时一般怎么考虑。。。 677268 ...
西里古1992 模拟电子
DSP TMS320C6652/C6654在哪些产品上用过呢?
各位大佬,想问问C6652和C6654有在哪些产品上使用过呢? ...
linx4210 DSP 与 ARM 处理器
与一线工程师深度交流,提升专业技术水平!EEWorld 电子工程师技术微信群招募成员啦!
身在电子行业的您,是否想尽快融入自己领域的技术圈子?想最快了解本领域的前沿知识? 当您在学习和工作中遇到困难的时候, 是否希望身边有一位同行业的工程师与您进行深度交流? 是否 ......
eric_wang 为我们提建议&公告
电源情报站 MPS小程序干货推荐,下载有好礼!2月活动开始啦~
电源情报站 MPS小程序干货推荐,下载有好礼!2月活动开始啦~ 活动时间:即日起—2023年4月30日 如何参与: 677294 1. 手机微信扫描上方小程序码,进入资源列表页; ......
EEWORLD社区 电源技术
趣文丨ChatGPT可以做什么?
1、让ChatGPT写小说 看到这个回答的一瞬间,我的心里是这样的: 这位匿名用户,你是懂知乎的,你是懂会员的。 在这个回答的评论区,著名大V半佛仙人表示人家已经提前试过 ......
huaqingyuanjian 聊聊、笑笑、闹闹
目前比较热门的技术工种:
数据科学家:随着大数据技术的不断发展,数据科学家成为了热门的职业之一。数据科学家需要掌握数据分析、统计学、机器学习等技术,并能够使用编程语言进行数据分析和建模。 软件 ......
btty038 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2641  1538  1904  2838  2241  27  56  31  6  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved