电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531PA10M0000DGR

产品描述CMOS Output Clock Oscillator, 10MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531PA10M0000DGR概述

CMOS Output Clock Oscillator, 10MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531PA10M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
“两会”给安防业传递了哪些可喜信号
分享一条新闻,大家看看有没有道理:   随着社会的发展与科技的不断进步,安防行业越来越贴近民生,渗透到了社会各个行业,那么两会的召开到底给安防行业传递了什么样的可喜信号,我们一起 ......
soso 工业自动化与控制
浮点数的硬件实现提问?
在计算机体系结构中有关于浮点数的运算的那一块,浮点数的表示可以是单精度的和双精度的,单精度的是32位,双精度是64位的(如果记得不错的话),那么现在的问题的是如果我有一个4为的输入,不 ......
changhcl FPGA/CPLD
请给现在的大学生一些学习的经验
现在的大学生进了大学就比较迷茫,学习不知道怎么学习,也不知改学习什么?大家有什么建议和经验分享一下!...
wulei19880906 聊聊、笑笑、闹闹
求助:cadence 原理图中怎样添加PCB封装
请问大侠,candence原理图中应该怎么添加PCB封装,能不能在原理图这边有办法查看到封装的样子? ...
木犯001号 PCB设计
大家觉得今年仪器仪表类出频率特性测试仪的概率怎么样
最近几天一直在看这方面的资料,用dds做频率源,通过乘法器混频,椭圆低通滤波器滤波,再用模数转换模块单片机控制在TFT屏上显示波形。大家怎么看? ...
Zyngto 电子竞赛
阿牛哥对话通信运营商自动充值机!
阿牛哥是通过空中充值,或者在柜台购买充值卡给手机充值,以前阿牛哥遇到过给手机充值充值误充值到其他人手机号码的事情!有时候也去某家通信运营商营业厅自动充值机来充值!但是很有意思的是, ......
jameswangsynnex 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 546  883  2422  1813  1644  40  23  15  44  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved