电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC1400M00DGR

产品描述LVPECL Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC1400M00DGR概述

LVPECL Output Clock Oscillator, 1400MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC1400M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1400 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
AT91RM9200 CDMA无线上网拨号问题
AT91RM9200简易开发板,kernel是2.4.19,ppp协议是2.4.2,pppd拨号程序是2.4.4,交叉编译工具是cross-2.95.3.tar.bz2 在PC机linux下拨号没有问题 在开发板上运行:#pppd call cdma 查 ......
leoyang 嵌入式系统
我做的MP430智能坦克车!
这是我做得智能坦克车!包括了寻线传感器,寻光传感器,避障传感器!...
hanlifeng 单片机
上海慕尼黑电子展场面火爆
2014年3月18日,上海慕尼黑电子展隆重开幕,本次展会云集了来自传感器、电源、连接器、集成电路、汽车电子、嵌入式、PCB、测试与测量等各个领域的知名厂商。易络盟电子及旗下的英蓓特科 ......
oliverzhang 聊聊、笑笑、闹闹
想自己做单片机板。想找人一块学习
想自己做单片机板。想找人一块学习,最好深圳。...
1742 嵌入式系统
驱动程序安装
现在有一上网卡的设备 驱动程序,包括 sys文件,cat文件,ini文件 如何用vc写一个安装此驱动的程序 ?哪里有这方面的资料,或者例子 非常感谢...
fsunboy 嵌入式系统
FPGA与PC之间的千兆网口通信讨论帖
如题,近来在调试xilinx的virtex6,需要实现FPGA与PC端之间的相互通信,遇到了下面的一些问题,希望大伙能够一起讨论一下: 1、我用的是xilinx的virtex6中的tri_ethnet_mac_IP CORE中自带的e ......
旅途尽美 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 973  2701  1076  173  2147  58  16  45  10  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved