电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC1383M00DG

产品描述LVPECL Output Clock Oscillator, 1383MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC1383M00DG概述

LVPECL Output Clock Oscillator, 1383MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC1383M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1383 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531

推荐资源

Release下无法Download and debug的问题
117029 刚学430,写了个小程序。碰到一点问题,向高手求教下。 我用的是USB的仿真器。IDE为5.5的版本。 如图所示,在工作空间的Debug模式下要以正常下载调试,换到发行模式时make成功,点Dow ......
wfy9041 微控制器 MCU
笔记本电脑电源适配器的替换问题,,,
笔记本电源适配器与大家的生活联系越来越密切,今天给大家说说笔记本电源适配器的问题。就当让我们学习一些电脑方面的常识。 大家都知道,电源适配器是由两个部分连接而成的,一 ......
qwqwqw2088 模拟与混合信号
如何修改按钮背景色, 对话框。VC++
普通按钮控件。 我要实现的是通过按钮1,修改按钮2的背景色。如何实现。...
greenpea101 嵌入式系统
散分,顺便咨询一下,我怎么才能用帖子中删除这个功能???
请教各位老鸟: 发帖子,和跟贴下面都有“修改”、“删除”、“举报”、“引用”、“回复”功能 请问我怎么才能用删除这个特权功能??? 谢谢各位!在此散分!...
大漠孤烟 嵌入式系统
三星s3c6410的BSP中提供SPI总线的驱动,可是为什么没编译进内核呢?
rt 如果想自己手动把spi总线的驱动加入内核,改怎么做呢? 谢谢!...
zzxxzz 嵌入式系统
windows embedded standard ctp1
由于工作的需要,我想通过image configuration editor 这个工具来设计一个第三方应用程序template,它说提供的帮助残缺不全,不知道该如何去设计这个模板,这里有Windows embedded 高手吗?能帮 ......
linlintree 嵌入式系统

热门文章更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2390  413  1102  1572  628  49  9  23  32  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved