电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74AVC9112GTX

产品类别模拟混合信号IC    时钟缓冲器,驱动器   
文件大小195KB,共16页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 选型对比 全文预览

74AVC9112GTX在线购买

供应商 器件名称 价格 最低购买 库存  
74AVC9112GTX - - 点击查看 点击购买

文档预览

下载PDF文档
74AVC9112
1-to-4 fan-out buffer
Rev. 1 — 23 April 2018
Product data sheet
1
General description
The 74AVC9112 is a 1-to-4 fan-out buffer suitable for use in clock distribution. It has
a data input (A), four data outputs (Yn) and an output enable input (OE). V
CC
can be
supplied at any voltage between 0.8 V and 3.6 V. A HIGH on OE causes all outputs to be
pulled LOW via pull-down resistors, a LOW on OE disconnects the pull-down resistors
and enables all outputs.
Schmitt trigger action at all inputs makes the circuit tolerant for slower input rise and fall
time.
The I
OFF
circuitry disables the output, preventing any damaging backflow current through
the device when it is powered down.
2
Features and benefits
Wide supply voltage range:
V
CC
: 0.8 V to 3.6 V
Complies with JEDEC standards:
JESD8-12 (0.8 V to 1.3 V)
JESD8-11 (0.9 V to 1.65 V)
JESD8-7 (1.2 V to 1.95 V)
JESD8-5 (1.8 V to 2.7 V)
JESD8-B (2.7 V to 3.6 V)
ESD protection:
HBM ANSI/ESDA/JEDEC JS-001 Class 3B exceeds 8 kV
CDM JESD22-C101 exceeds 1000 V
Maximum data rates:
380 Mbit/s (3.3 V)
200 Mbit/s (2.5 V)
200 Mbit/s (1.8 V)
150 Mbit/s (1.5 V)
100 Mbit/s (1.2 V)
Latch-up performance exceeds 100 mA per JESD 78 Class II
Inputs accept voltages up to 3.6 V
Specified from -40 °C to +85 °C and -40 °C to +125 °C

74AVC9112GTX相似产品对比

74AVC9112GTX 74AVC9112DCH
描述 74AVC9112DC/SOT765/VSSOP8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2425  2325  784  2630  180  49  47  16  53  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved