电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC273PW,118

产品类别逻辑    逻辑   
文件大小777KB,共17页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74LVC273PW,118规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码TSSOP2
包装说明TSSOP,
针数20
制造商包装代码SOT360-1
Reach Compliance Codecompliant
Samacsys Confidence2
Samacsys StatusReleased
Samacsys PartID2113311
Samacsys Pin Count20
Samacsys Part CategoryIntegrated Circuit
Samacsys Package CategorySmall Outline Packages
Samacsys Footprint NameSOT360-1
Samacsys Released Date2019-11-12 07:41:52
Is SamacsysN
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G20
JESD-609代码e4
长度6.5 mm
逻辑集成电路类型D FLIP-FLOP
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度125 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)NOT SPECIFIED
传播延迟(tpd)22.2 ns
座面最大高度1.1 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.65 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度4.4 mm
最小 fmax150 MHz
Base Number Matches1

文档预览

下载PDF文档
74LVC273
Octal D-type flip-flop with reset; positive-edge trigger
Rev. 6 — 31 December 2012
Product data sheet
1. General description
The 74LVC273 has eight edge-triggered, D-type flip-flops with individual Dn inputs and
Qn outputs. The common clock (CP) and master reset (MR) inputs load and reset (clear)
all flip-flops simultaneously. The state of each Dn input, one set-up time before the
LOW-to-HIGH clock transition, is transferred to the corresponding output (Qn) of the
flip-flop. All outputs will be forced LOW independently of clock or data inputs by a LOW
voltage level on the MR input.
The device is useful for applications where the true output only is required and the clock
and master reset are common to all storage elements.
2. Features and benefits
Wide supply voltage range from 1.2 V to 3.6 V
Inputs accept voltages up to 5.5 V
CMOS low power consumption
Direct interface with TTL levels
Output drive capability 50
transmission lines at +85
C
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC273PW,118相似产品对比

74LVC273PW,118 74LVC273DB,112 74LVC273PW,112 74LVC273D,112 74LVC273D,118 74LVC273BQ,115 74LVC273DB,118
描述 74LVC273 - Octal D-type flip-flop with reset; positive-edge trigger SSOP2 20-Pin 74LVC273 - Octal D-type flip-flop with reset; positive-edge trigger TSSOP2 20-Pin 74LVC273 - Octal D-type flip-flop with reset; positive-edge trigger SOP 20-Pin IC FF D-TYPE SNGL 8BIT 20SO IC FF D-TYPE SNGL 8BIT 20DHVQFN
Brand Name Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia
厂商名称 Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia Nexperia
零件包装代码 TSSOP2 SSOP2 TSSOP2 SOP SOP QFN SSOP2
包装说明 TSSOP, SSOP, TSSOP, SOP-20 SOP-20 HVQCCN, SSOP-20
针数 20 20 20 20 20 20 20
制造商包装代码 SOT360-1 SOT339-1 SOT360-1 SOT163-1 SOT163-1 SOT764-1 SOT339-1
Reach Compliance Code compliant compliant compliant compliant compliant compliant compliant
Samacsys Confidence 2 2 2 2 2 2 2
Samacsys Status Released Released Released Released Released Released Released
Samacsys PartID 2113311 671467 3048322 1446371 2241023 1814583 671468
Samacsys Pin Count 20 20 20 20 20 21 20
Samacsys Part Category Integrated Circuit Integrated Circuit Integrated Circuit Integrated Circuit Integrated Circuit Integrated Circuit Integrated Circuit
Samacsys Package Category Small Outline Packages Small Outline Packages Small Outline Packages Small Outline Packages Small Outline Packages Other Small Outline Packages
Samacsys Footprint Name SOT360-1 SOT339-1 SOT360-1 SO20 SO20 DHVQFN20 (SOT764-1) SOT339-1
Samacsys Released Date 2019-11-12 07:41:52 2019-11-12 07:41:52 2019-11-12 07:41:52 2019-11-12 07:41:52 2019-11-12 07:41:52 2019-11-12 07:41:52 2019-11-12 07:41:52
Is Samacsys N N N N N N N
系列 LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PQCC-N20 R-PDSO-G20
JESD-609代码 e4 e4 e4 e4 e4 e4 e4
长度 6.5 mm 7.2 mm 6.5 mm 12.8 mm 12.8 mm 4.5 mm 7.2 mm
逻辑集成电路类型 D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP D FLIP-FLOP
湿度敏感等级 1 1 1 1 1 1 1
位数 8 8 8 8 8 8 8
功能数量 1 1 1 1 1 1 1
端子数量 20 20 20 20 20 20 20
最高工作温度 125 °C 125 °C 125 °C 125 °C 125 °C 85 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C -40 °C
输出极性 TRUE TRUE TRUE TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SSOP TSSOP SOP SOP HVQCCN SSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE CHIP CARRIER, HEAT SINK/SLUG, VERY THIN PROFILE SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度) NOT SPECIFIED 260 NOT SPECIFIED 260 260 260 260
传播延迟(tpd) 22.2 ns 22.2 ns 22.2 ns 22.2 ns 22.2 ns 11.2 ns 22.2 ns
座面最大高度 1.1 mm 2 mm 1.1 mm 2.65 mm 2.65 mm 1 mm 2 mm
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V 1.2 V
标称供电电压 (Vsup) 1.8 V 1.8 V 1.8 V 1.8 V 1.8 V 2.7 V 1.8 V
表面贴装 YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE INDUSTRIAL AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag) Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag) Nickel/Palladium/Gold/Silver (Ni/Pd/Au/Ag) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING NO LEAD GULL WING
端子节距 0.65 mm 0.65 mm 0.65 mm 1.27 mm 1.27 mm 0.5 mm 0.65 mm
端子位置 DUAL DUAL DUAL DUAL DUAL QUAD DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED 30 NOT SPECIFIED 30 30 30 30
触发器类型 POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE POSITIVE EDGE
宽度 4.4 mm 5.3 mm 4.4 mm 7.5 mm 7.5 mm 2.5 mm 5.3 mm
最小 fmax 150 MHz 150 MHz 150 MHz 150 MHz 150 MHz 125 MHz 150 MHz
Base Number Matches 1 1 1 1 1 1 1
FPGA精华学习资源推荐(七)--FPGA数字信号处理实现原理及方法
FPGA精华学习资源推荐(七)--FPGA数字信号处理实现原理及方法 FPGA从诞生以来经历了从配角到主角的转变,FPGA主要用于取代复杂的逻辑电 路,现在重点强调平台概念,当集成数字信号处理器 ......
tiankai001 下载中心专版
13“万里”树莓派小车——配件准备
本帖最后由 lb8820265 于 2021-12-7 00:27 编辑 “万里”小车第一个目标很简单:能用手机遥控小车移动。 目标分解 将目标分解如下: 通信协议选择 手机APP制作 ......
lb8820265 创意市集
合肥地区招聘嵌入式软件工程师
任职条件: 大学嵌入式、计算机、电子专业本科学历。研究生、有工作经验者、有嵌入式相关证书者优先。 英语四级以上,六级以上者优先。 精通嵌入式C语言,熟练掌握嵌入式系统架构、原理 ......
1212587 嵌入式系统
我想在Wince的系统托盘中实现气球提示功能,请高手指点指点
如题,为什么当鼠标移动到托盘图标上时,不显示提示信息呢?...
汪园园 嵌入式系统
linux内核完全剖析 基于0.12内核 txt下载
linux内核完全剖析 基于0.12内核 赵炯 的 200901的 txt doc pdf 的下载版本地址 谁有就给个链接吧 谢谢了哈 嘿嘿...
至尊宝520 Linux开发
nios 13.0中Simple socket server 例程 的调试问题
最近仿照网上相关的一些例程,在nios中调试三速以太网,使用的是百兆rgmii接口,但是好多天了一直不能调通,打印信息显示能连上phy,IP地址和MAC地址也能读到,程序运行显示初始化也成功了,但 ......
hy_ever FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1709  783  2653  2271  397  3  36  6  48  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved