电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530HC1087M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1087MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530HC1087M00DG概述

CMOS/TTL Output Clock Oscillator, 1087MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530HC1087M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1087 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
F7设计小分队--auto peach
...
automomaek stm32/stm8
求助!50Mhz正弦信号输出问题?
如何用无源晶振构建一个比较规矩的正弦信号,这个信号是给模拟电路用的不是数字电路,要求输出干净!不是数字用的倍频方波哦!!!...
bigbat 模拟电子
ucos_ii
ucos系统默认是装在c盘的,怎么让他和编译器bc31一起放在d盘下同样可以运行呢?...
icesongqiang 实时操作系统RTOS
各位吧里同志,会使用STM32 开发的实习学生工资大约能多少啊?
下半年就实习了,可是我对工作还是不太了解,想问一下了解情况的朋友们,如果有以下条件,大约能拿多少实习工资: 1、能使用protel进行双层布线,做出51和STM32开发板 2、能够对51或者STM32单 ......
千霜凌 工作这点儿事
请教内存分配的问题
在wince里面有两种分配方法,一种是OALPAtoVA(),一种是VirtualAlloc()、VirtualCopy()。我想问以下几个问题: 1,什么时候调用VirtualAlloc()、VirtualCopy()、什么时候调用OALPAtoVA()?看上 ......
huh1012 嵌入式系统
晒WEBENCH设计的过程+高性能电源设计之后端设计 三
对于低压差稳压,最新经典的还是LDO,下面也来对比一下 选择5.5V输入,5V输出,理论效率=5/5.5*100%=90.9% 164564 电路更简单了,外围仅有电阻电容 164565 果然,效率在90%-91%之间 ......
tianshuihu 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1718  363  1070  1478  2355  20  41  2  33  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved