电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB1219M00DG

产品描述LVDS Output Clock Oscillator, 1219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB1219M00DG概述

LVDS Output Clock Oscillator, 1219MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB1219M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1219 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
allegro 建封装的问题
想问下allegro在建封装的时候,assembly top 边框的尺寸怎么计算啊,silkscreen 边框的尺寸怎么计算? 谢谢...
skyman_liu PCB设计
DAC8802模拟SPI程序
//此程序在MSP430F5529平台上已经调试通过 #include #define MSB_H P1OUT|=BIT4 #define RS_H P1OUT|=BIT5 #define MSB_L P1OUT&=~BIT4 #define RS_L P1OUT&=~BIT5 #define DAC_A ......
lambo119 微控制器 MCU
散分散分,关于摄像头的问题
哪位大虾有用OV7620,CMOS图像采集传感器做一个摄像头的驱动电路阿? 小弟拜谢了...
xhkhjp 嵌入式系统
(高薪诚聘)深圳龙岗-招聘-高级硬件工程师
(高薪诚聘)深圳龙岗-招聘-高级硬件工程师 公司现在扩张,组建精兵团队,专注开发清洁能源电池管理系统、整体电源方案产品/信息自动化设备; 现招聘-高级硬件工程师,希望如下: 1、 ......
footdg2006 求职招聘
只需三分钟,带你认识常用的二极管~
这文件是介绍常用二极管的 在网上看见的 主要是从二极管的分类、命名、特点及选用来介绍,还是值得看看的~:) 附件下载 295271 ...
sdfsdfsbv FPGA/CPLD
【最新设计】基于ADE7878的三相电能表
电能计量在庞大的能源系统中起到非常重要的作用。随着能源技术的不断发展,人们对能源计量越来越重视,精确测量消耗或产生的电能以及对电能质量监控的重要性日益提高。 本设计采用ADI公司 ......
EEWORLD社区 ADI 工业技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2320  673  1443  1101  1031  35  38  55  30  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved