电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531FB1215M00DG

产品描述LVDS Output Clock Oscillator, 1215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531FB1215M00DG概述

LVDS Output Clock Oscillator, 1215MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531FB1215M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1215 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
倍频器求助?
本人现在一项目需要一种倍频器,要求输入范围:在几MHZ-1GHZ内,最好是频率值和倍频数可设定的,望知道的高手给以指点,万分感谢!...
jimmyyuyu 嵌入式系统
电路中出现的神秘"台阶"问题
电路原理如下:6N137隔离一个PWM信号,2——10K的频率,现在有一个很烦人的“台阶”,大概2微秒的样子电压在5V附近。不知为什么做出现这个神秘的台阶。又请高手分析一下, ......
bigbat 模拟电子
2020年TI 杯省级大学生电子设计竞赛芯片推荐列表
504345504344 504343 ...
qwqwqw2088 电子竞赛
JTAG影响GPIO的功能
我使用MDK+ST-LINKII调试STM32F101C6.我将PA0~15作为16位数据线来调试一块,我发现连接st-link时彩屏显示的结果和把st-link去掉后彩屏显示的结果不同。我想请问一下如果我既要使用st-link ......
gxlzhhtx stm32/stm8
关于STM32的SPI的用法,我的怎么不行啊!
上两个月我用VET6的SPI1操作一个字库芯片,结果很不稳定,最后用的IO模拟的,才算OK;但SPI2操作M25P64,可以。 现在又用C8T6的SPI操作NRF24L01,结果不行。用IO模拟就没有问题了。请问 ......
bluemoon stm32/stm8
【EEworld原创教程讨论】使用IAR遇到的问题
使用IAR编译的时候经常会出现一些莫名其妙的问题,或者提示一些错误,找不到解决的办法. Warning: last line of file ends without a newline F:\emoTion\IAR在使用IAR时常常会弹出类似这样一个 ......
wsdymg 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 39  2480  2807  2613  1073  20  45  51  53  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved