电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M4A5-64/32-5JNC

产品描述EE PLD, 5ns, CMOS, PQCC44, PLASTIC, LCC-44
产品类别可编程逻辑    可编程逻辑器件   
文件大小3MB,共62页
制造商Lattice(莱迪斯)
官网地址http://www.latticesemi.com
标准  
下载文档 详细参数 全文预览

M4A5-64/32-5JNC概述

EE PLD, 5ns, CMOS, PQCC44, PLASTIC, LCC-44

M4A5-64/32-5JNC规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Lattice(莱迪斯)
零件包装代码LCC
包装说明QCCJ,
针数44
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
最大时钟频率105 MHz
JESD-30 代码S-PQCC-J44
JESD-609代码e3
长度16.5862 mm
湿度敏感等级3
专用输入次数
I/O 线路数量32
端子数量44
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 32 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装形状SQUARE
封装形式CHIP CARRIER
峰值回流温度(摄氏度)245
可编程逻辑类型EE PLD
传播延迟5 ns
认证状态Not Qualified
座面最大高度4.57 mm
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Matte Tin (Sn)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD
处于峰值回流温度下的最长时间40
宽度16.5862 mm
Base Number Matches1

文档预览

下载PDF文档
MACH 4 CPLD Family
High Performance EE CMOS
Programmable Logic
FEATURES
x
High-performance, EE CMOS 3.3-V & 5-V CPLD families
x
Flexible architecture for rapid logic designs
I
MAC nclude
s
H
Adv
anc 4A Fam
e In
form ily
atio
n
x
x
x
x
x
x
x
x
— Excellent First-Time-Fit
TM
and refit feature
— SpeedLocking
TM
performance for guaranteed fixed timing
— Central, input and output switch matrices for 100% routability and 100% pin-out retention
High speed
— 5.0ns t
PD
Commercial and 7.5ns t
PD
Industrial
— 182MHz f
CNT
32 to 512 macrocells; 32 to 768 registers
44 to 352 pins in PLCC, PQFP, TQFP, BGA, or fpBGA packages
Advanced capabilities for easy system integration
— 3.3-V & 5-V JEDEC-compliant operations
— JTAG (IEEE 1149.1) compliant for boundary scan testing
— 3.3-V & 5-V JTAG in-system programming
— PCI compliant (-5/-55/-6/-65/-7/-10/-12 speed grades)
— Safe for mixed supply voltage system designs
— Programmable pull-up or Bus-Friendly
TM
inputs and I/Os
— Hot-socketing
— Programmable security bit
— Individual output slew rate control
Flexible architecture for a wide range of design styles
— D/T registers and latches
— Synchronous or asynchronous mode
— Dedicated input registers
— Programmable polarity
— Reset/ preset swapping
Advanced EE CMOS process provides high-performance, cost-effective solutions
Supported by Vantis DesignDirect
TM
software for rapid logic development
— Supports HDL design methodologies with results optimized for Vantis
— Flexibility to adapt to user requirements
— Software partnerships that ensure customer success
Lattice/Vantis and third-party hardware programming support
— Lattice/VantisPRO
TM
(formerly known as MACHPRO
®
) software for in-system programmability
support on PCs and automated test equipment
— Programming support on all major programmers including Data I/O, BP Microsystems, Advin,
and System General
Publication#
17466
Amendment/0
Rev:
J
Issue Date:
May 1999
IData 文件共享
请问这样操作之后的IData可以共享文件了吗? ...
Joker007 嵌入式系统
无线适配器或访问点有问题
华硕笔记本,win8,64位。原来可以上网,前些天突然不能上了,连接后老是显示受限,不管有线还是无线。以为是服务器什么的有限制。后来发现是电脑本身不能正确识别网络了。诊断,出现“无线适配 ......
ienglgge 聊聊、笑笑、闹闹
vxworks 驱动开发 月薪一万左右
找人做vxworks bsp和驱动,月薪1万左右,急!有意者请简历至mengliu123@126.com,此岗位为全职,无经验者勿扰,谢谢!...
laoyuyin 实时操作系统RTOS
1MHZ带通滤波
哪位大神 能帮我设计一个带通滤波电路啊 中心频率是1MHZ、、、就用AD817就可以了,我的参数匹配的应该是对的吧,怎么出来的不对呢。我给2MHZ的信号 还是照样可以通过啊...
tuxiaoli20 模拟电子
有嵌入式软件开发方面找工作的,请联系我
杭州外企急招嵌入式软件开发工程师2名,福利待遇优厚,工作地点杭州,有兴趣的联系我: email:wmsebrina@163.com msn:sebrina.wang@hotmail.com 职责描述: 1. 电动汽车充电器嵌入式软 ......
szgnm 嵌入式系统
武汉FPGA工程师招聘
我司美国上市公司在武汉研发中心,工作地点武汉东湖开发区光谷软件园附近,主要从事电力电子产品研究和开发,2014年有项目很多,想招聘3~5年工作经验的FPGA,DSP工程师加入研发中心,待遇年薪12 ......
eeleader 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 319  189  1733  1757  2624  8  56  46  55  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved