电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M4A5-64/32-6VC48

产品描述EE PLD, 6ns, 64-Cell, CMOS, PQFP48,
产品类别可编程逻辑    可编程逻辑器件   
文件大小2MB,共62页
制造商Vantis Corporation
下载文档 详细参数 全文预览

M4A5-64/32-6VC48概述

EE PLD, 6ns, 64-Cell, CMOS, PQFP48,

M4A5-64/32-6VC48规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Vantis Corporation
Reach Compliance Codeunknown
Is SamacsysN
其他特性YES
最大时钟频率118 MHz
系统内可编程YES
JESD-30 代码S-PQFP-G48
JESD-609代码e0
JTAG BSTYES
专用输入次数
I/O 线路数量32
宏单元数64
端子数量48
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 32 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码QFP48,.35SQ,20
封装形状SQUARE
封装形式FLATPACK
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
可编程逻辑类型EE PLD
传播延迟6 ns
认证状态Not Qualified
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.5 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1

文档预览

下载PDF文档
MACH 4 CPLD Family
High Performance EE CMOS
Programmable Logic
FEATURES
x
High-performance, EE CMOS 3.3-V & 5-V CPLD families
x
Flexible architecture for rapid logic designs
I
MAC nclude
s
H
Adv
anc 4A Fam
e In
form ily
atio
n
x
x
x
x
x
x
x
x
— Excellent First-Time-Fit
TM
and refit feature
— SpeedLocking
TM
performance for guaranteed fixed timing
— Central, input and output switch matrices for 100% routability and 100% pin-out retention
High speed
— 5.0ns t
PD
Commercial and 7.5ns t
PD
Industrial
— 182MHz f
CNT
32 to 512 macrocells; 32 to 768 registers
44 to 352 pins in PLCC, PQFP, TQFP, BGA, or fpBGA packages
Advanced capabilities for easy system integration
— 3.3-V & 5-V JEDEC-compliant operations
— JTAG (IEEE 1149.1) compliant for boundary scan testing
— 3.3-V & 5-V JTAG in-system programming
— PCI compliant (-5/-55/-6/-65/-7/-10/-12 speed grades)
— Safe for mixed supply voltage system designs
— Programmable pull-up or Bus-Friendly
TM
inputs and I/Os
— Hot-socketing
— Programmable security bit
— Individual output slew rate control
Flexible architecture for a wide range of design styles
— D/T registers and latches
— Synchronous or asynchronous mode
— Dedicated input registers
— Programmable polarity
— Reset/ preset swapping
Advanced EE CMOS process provides high-performance, cost-effective solutions
Supported by Vantis DesignDirect
TM
software for rapid logic development
— Supports HDL design methodologies with results optimized for Vantis
— Flexibility to adapt to user requirements
— Software partnerships that ensure customer success
Vantis and third-party hardware programming support
— VantisPRO
TM
(formerly known as MACHPRO
®
) software for in-system programmability
support on PCs and automated test equipment
— Programming support on all major programmers including Data I/O, BP Microsystems, Advin,
and System General
Publication#
17466
Amendment/
0
Rev:
J
Issue Date:
May 1999
LTC2325-16 + ZYNQ 数据采集PL端功能全部完成
新手弄FPGA,20天时间,才把一颗LTC2325-16成功驱动起来,目前能够实现通过PS端设置采样深度、触发阈值等功能。 之前使用verilog模拟LTC2325-16的方法验证了数据的准确性,这回信号发生器也 ......
littleshrimp FPGA/CPLD
为什么您需要MES?
新的制造环境下,制造商对生产过程提出了更多新的要求,比如降低批量的规模,以及对生产过程进行有效地实时干预。当然,随之而来的过程之中和之外越来越多的信息流和新出现的规程。这些新的需求 ......
kandy2059 工业自动化与控制
【再见2021,你好2022】你总结,我送礼!
2021马上就要结束了,有点不舍,也有点期待。不舍在这一年中收获的喜悦,期待无限可能的2022即将到来! 让我们大家一起给2021一个温柔的拥抱说再见,给2022一个坚定的眼神说你好! ......
eric_wang 聊聊、笑笑、闹闹
全国电子设计竞赛题目总结
本帖最后由 paulhyde 于 2014-9-15 03:28 编辑 全国电子设计竞赛题目总结 ...
wangkanglin 电子竞赛
PS/2接口协议解析及程序设计与应用
摘要:文中详细介绍了PS/2接口协议的内容、电气特性和标准键盘的第二套键盘扫描码集。给出了基于嵌入式系统的PS/2接口的软、硬件实现方法,并介绍了工控PC外接双键盘的解决方案。通过使用模拟开 ......
yuandayuan6999 单片机
请教C形通电线圈外部磁场分布
假设一个线圈绕在C字形铁芯上,铁芯两端切面平行,通电后外部磁场是否集中在铁芯两端之间的空间? 是否像铁芯内部磁场那样均匀分布,同铁芯内部磁场形成一个闭环的 O字形? ...
aallian 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 34  411  2601  2508  2659  5  18  24  44  27 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved