电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V016SA20YIG

产品描述Standard SRAM, 64KX16, 20ns, CMOS, PDSO44
产品类别存储   
文件大小85KB,共9页
制造商IDT (Integrated Device Technology)
标准  
下载文档 详细参数 全文预览

IDT71V016SA20YIG概述

Standard SRAM, 64KX16, 20ns, CMOS, PDSO44

IDT71V016SA20YIG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称IDT (Integrated Device Technology)
Reach Compliance Codecompliant
Is SamacsysN
最长访问时间20 ns
I/O 类型COMMON
JESD-30 代码R-PDSO-J44
JESD-609代码e3
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
端子数量44
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织64KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码SOJ
封装等效代码SOJ44,.44
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)260
电源3.3 V
认证状态Not Qualified
最大待机电流0.01 A
最小待机电流3 V
最大压摆率0.12 mA
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn) - annealed
端子形式J BEND
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
1 Meg (64K x 16-Bit)
Features
IDT71V016SA
Description
The IDT71V016 is a 1,048,576-bit high-speed Static RAM organized
as 64K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V016 has an output enable pin which operates as fast
as 5ns, with address access times as fast as 10ns. All bidirectional
inputs and outputs of the IDT71V016 are LVTTL-compatible and operation
is from a single 3.3V supply. Fully static asynchronous circuitry is used,
requiring no clocks or refresh for operation.
The IDT71V016 is packaged in a JEDEC standard 44-pin Plastic
SOJ, a 44-pin TSOP Type II, and a 48-ball plastic 7 x 7 mm FBGA.
64K x 16 advanced high-speed CMOS Static RAM
Equal access and cycle times
— Commercial: 10/12/15/20ns
— Industrial: 12/15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin Plastic SOJ, 44-pin TSOP, and
48-Ball Plastic FBGA packages
Functional Block Diagram
Output
Enable
Buffer
OE
A
0
– A
15
Address
Buffers
Row / Column
Decoders
I/O
15
Chip
Enable
Buffer
Sense
Amps
and
Write
Drivers
8
Low
Byte
I/O
Buffer
8
8
High
Byte
I/O
Buffer
8
CS
I/O
8
WE
Write
Enable
Buffer
64K x 16
Memory
Array
16
I/O
7
I/O
0
BHE
Byte
Enable
Buffers
BLE
3834 drw 01
JANUARY 2004
1
©2004 Integrated Device Technology, Inc.
DSC-3834/07
十年生聚 Vim 8.0 发布了
原文地址 摘要:十年以后,Vim 终于发布了一个新的大版本 8.0,结束了从 2006 年 5 月 7 日开始的 7.0 世代。虽然这十年间,Vim 也一直在不断更新,从 7.0 到三年前的 7.4,每隔一两年或两三 ......
白丁 聊聊、笑笑、闹闹
带隙基准源电路的设计
带隙基准源电路的设计...
linda_xia 模拟电子
申请LPC1343开发板
由于两个项目都是有一定商业机密的项目,所以在分享试用经验的时候只能分享与开发板相关的资源,与我项目相关的资料在下没有权力拿出来分享,望谅解。...
wangjiafu1985 NXP MCU
用什么命令获取nand flash的unique id
用什么命令获取nand flash的unique id, 有没有标准的命令啊,google中找到有些flash是用0xED,但用在k9gag08u0m上不行,大家指点啊...
yppah2007 嵌入式系统
开关电源项目实战解析4-EMC等测试之前
1、温升测试,45℃烤箱环境,输入90,264时变压器磁芯,线包不超过110℃,PCB在130℃以内。其他的元器件具体值参考下安规要求,温度最难整的一般都是变压器。 2、绝缘耐压测试DC500V,阻 ......
木犯001号 电源技术
射频芯片和基带芯片有何关系?它是如何工作的?
传统来说,一部可支持打电话、发短信、网络服务、APP 应用的手机,一般包含五个部分部分:射频部分、基带部分、电源管理、外设、软件。 射频部分:一般是信息发送和接收的部分; 基带部分: ......
qwqwqw2088 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1887  1154  748  949  1379  46  49  14  21  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved