电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

IDT71V016SA20BF

产品描述Standard SRAM, 64KX16, 20ns, CMOS, PBGA48, 7 X 7 MM, PLASTIC, FBGA-48
产品类别存储   
文件大小99KB,共9页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

IDT71V016SA20BF概述

Standard SRAM, 64KX16, 20ns, CMOS, PBGA48, 7 X 7 MM, PLASTIC, FBGA-48

IDT71V016SA20BF规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明LFBGA, BGA48,6X8,30
针数48
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
Is SamacsysN
最长访问时间20 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B48
JESD-609代码e0
长度7 mm
内存密度1048576 bit
内存集成电路类型STANDARD SRAM
内存宽度16
湿度敏感等级3
功能数量1
端子数量48
字数65536 words
字数代码64000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64KX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LFBGA
封装等效代码BGA48,6X8,30
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE, FINE PITCH
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源3.3 V
认证状态Not Qualified
座面最大高度1.34 mm
最大待机电流0.01 A
最小待机电流3.15 V
最大压摆率0.12 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距0.75 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度7 mm
Base Number Matches1

文档预览

下载PDF文档
3.3V CMOS Static RAM
1 Meg (64K x 16-Bit)
Features
x
x
IDT71V016SA
Description
The IDT71V016 is a 1,048,576-bit high-speed Static RAM organized
as 64K x 16. It is fabricated using IDT’s high-perfomance, high-reliability
CMOS technology. This state-of-the-art technology, combined with inno-
vative circuit design techniques, provides a cost-effective solution for high-
speed memory needs.
The IDT71V016 has an output enable pin which operates as fast
as 5ns, with address access times as fast as 10ns. All bidirectional
inputs and outputs of the IDT71V016 are LVTTL-compatible and operation
is from a single 3.3V supply. Fully static asynchronous circuitry is used,
requiring no clocks or refresh for operation.
The IDT71V016 is packaged in a JEDEC standard 44-pin Plastic
SOJ, a 44-pin TSOP Type II, and a 48-ball plastic 7 x 7 mm FBGA.
x
x
x
x
x
x
64K x 16 advanced high-speed CMOS Static RAM
Equal access and cycle times
— Commercial: 10/12/15/20ns
— Industrial: 12/15/20ns
One Chip Select plus one Output Enable pin
Bidirectional data inputs and outputs directly
LVTTL-compatible
Low power consumption via chip deselect
Upper and Lower Byte Enable Pins
Single 3.3V power supply
Available in 44-pin Plastic SOJ, 44-pin TSOP, and
48-Ball Plastic FBGA packages
Functional Block Diagram
Output
Enable
Buffer
OE
A
0
– A
15
Address
Buffers
Row / Column
Decoders
I/O
15
Chip
Enable
Buffer
Sense
Amps
and
Write
Drivers
8
Low
Byte
I/O
Buffer
8
8
High
Byte
I/O
Buffer
8
CS
I/O
8
WE
Write
Enable
Buffer
64K x 16
Memory
Array
16
I/O
7
I/O
0
BHE
Byte
Enable
Buffers
BLE
3834 drw 01
AUGUST 2001
1
©2000 Integrated Device Technology, Inc.
DSC-3834/05
SDI接口的开发
有用FPGA开发SDI接口的吗,交流交流...
songtao04911 FPGA/CPLD
【MSP430共享】基于MSP430F149的电动轿车电控系统设计
为解决汽车发展所带来的对石油能源需求的激增及环保的负面影响,国内、外已经掀起了研制各种电动汽车的高潮。目前主要用于电车上的动力电源有铅酸、镍氢、镍镉、燃料、锂离子蓄电池等,其中锂电 ......
鑫海宝贝 微控制器 MCU
stm32+enc28j60与电脑直接连接问题
网线用的是交叉线,有网络变压器。接上后本地连接没有反应,处于断开状态,enc28j60模块的网口数据等与电源灯都亮着,通过路由器可以进行连接。用的是uip,望高人指点...
yangsuhe2013 为我们提建议&公告
高速模拟电路设计技术
软件名称:高速模拟电路设计技术 授权方式:共享软件 软件类型:设计方案 软件大小:3.34M...
fighting 模拟电子
C++ 获取CELL-ID(基站编号)
谁有详细代码啊... 要能获取成功的 网上找了一些 都获取不到 急.......
RCC1978 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2337  320  1496  1489  1321  25  5  32  48  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved