电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB836M000BGR

产品描述LVPECL Output Clock Oscillator, 836MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB836M000BGR概述

LVPECL Output Clock Oscillator, 836MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB836M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率836 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
能不能吧wince模拟器里的音频驱动给临时卸载掉?
模拟器运行起来之后,能不能通过什么办法,把它自带的音频驱动给临时卸载掉,我好调试自己的驱动?...
dudu2000 嵌入式系统
AVR的ATmega16中寄存器TIMSK的OCIE0用来初始化赋值?
AVR的ATmega16中寄存器TIMSK的OCIE0在快速PWM时可不设置也可以实现该功能,那么,这个位还有什么用?CTC模式一定要用吗、?见笑了...
一颗心的思考 Microchip MCU
关于STM32F4驱动ESP8266发送数据
小弟打算应用ESP8266 无线串口模块发送STM32 ADC+DMA采集到的数据,刚接触这块,找的是网上别人的ESP8266的配置程序,调试通过可以发送字符串常量,或者字符数组。。。。可是当我将ADC采集到的 ......
EdwardsThompson stm32/stm8
GPRS系列应用5
GPRS在现代远程测控中的应用   摘 要:本文主要介绍了GPRS目前目前在远程测控行业的发展状况,并通过具体的行业阐述说明了该技术在生产和生活中扮演的重要角色。  一 概述 ......
hscims 工业自动化与控制
用于单电源ADC直流耦合单端到差分缓冲器
看到一篇将单电源供电的ADC的单端输入信号直流(DC)耦合到差分输入端的文章,拿来跟大家分享{:1_123:} eeworldpostqq...
xiefei 模拟电子
大家帮我多出点主意。如果这个可行,咱DIY个4.3 480*272的投影玩玩
EEWORLD合作qq群:49900581 群主:wangkj 高清1920*1200的估计得1000多点吧。...
wangkj LED专区

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1407  2359  1157  2722  1590  56  30  36  52  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved