电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531KC1291M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531KC1291M00DGR概述

CMOS/TTL Output Clock Oscillator, 1291MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531KC1291M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1291 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
哎 日子难过啊
十年建筑十年伤十年辛苦两茫茫曾经豪情多壮志化作苦泪断人肠工资点点十几张苦涩阵阵似个长饭店飘来红肉香拿起饭票进食堂 红豆劲霸七匹狼照耀我的破衣裳 单位福利分公寓洗脸排队在水房长路交通 ......
comeon365 聊聊、笑笑、闹闹
《完全不需要电解电容的LED驱动方案》问与答
演讲笔录:完全不用电解电容的LED驱动方案 演讲嘉宾:创意电子中国区技术支持工程师 龙金节 龙金节2009年加入创意电子有限公司。担任中国区的技术支持工程师。在电源方面有 ......
czf0408 LED专区
TLP3547评估板评测报告——liujianjunwf
TLP3547评估板评测报告——liujianjunwf 测试实验环境如下左图所示;示波器波形如下右图所示(CH1: 5V driver;CH2:28V电压:CH3:28V电流)。 测试结论:28V电压在带着5A负载的情况下,随 ......
liujianjunwf 东芝光电继电器TLP3547评测
关于XC2765 时钟的问题
如题,,求大神帮忙介绍一下XC2765的时钟。。最好详细一些。跪谢...
1157421908 单片机
心率检测Pulsesensor中代码如何一路改三路
AndroidStudio_USB_ADC_Pulsesensor我是用ginkgo usb-I2C和手机端相连的,其中是连接脉搏传感器的但目前只有一路,如何改成3路变成心电图那样在手机中显示q,r,s,t波。求大神求解266088这个是 ......
lncywh333 医疗电子
FPGA+ARM
我想用FPGA和ARM来组成系统,进行高速的解码,大家有什么看法。...
detisea FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1679  1257  1683  2819  1904  42  57  27  8  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved