电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA100M000BGR

产品描述LVPECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA100M000BGR概述

LVPECL Output Clock Oscillator, 100MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA100M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率100 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
部分时间段发帖审核的通知(即日起-06月05日)
EEWORLD坛友大家好: 即日起——06月05日,23:30-07:00时间段发布的帖子,需要经过审核。请大家耐心等待帖子的发布。 即日起——06月05日,23:30-07:00时间段博客系统维护日,暂时关 ......
EEWORLD社区 为我们提建议&公告
开关怎么安装最好
新房子装修,开关需要安装的地方比较多 ...
qwra 模拟与混合信号
AT89C51 波特率 串口通信
我把波特率设置到9600、19200、28800都可以正常工作,为什么设置到57600就不行了, PCON |= 0x80; // 0x80=SMOD: set serial baudrate doubler TMOD |= 0x20; ......
fdds 嵌入式系统
硕士论文-模型车自动导控系统设计
模型车自动导控系统设计...
lorant 汽车电子
谈谈我对对讲机电路的理解
电路简单图解1.当天线接收到信号后,由于信号非常微弱,需要将信号放大,这就需要LNA(低噪声放大器)。然后通过一个射频段的带通滤波器,这里标注为Image Filter(镜像频率抑制滤波器),镜像 ......
maosui 无线连接
MSP430F5438A 的SPI问题
使用的是UCB0SPI,初始化函数如下:void SPI_Inint() {P3SEL |= BIT1+BIT2+BIT3; UCA0CTL 1 |= UCSWRST; UCA0CTL0 |= UCSYNC+UCMSB+UCMODE_0; //同步模式MSB优先,3线SPI UCA0CTL1 ......
panyongjie 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1192  2515  2804  1150  621  37  10  2  33  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved