电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC854M000DGR

产品描述LVPECL Output Clock Oscillator, 854MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC854M000DGR概述

LVPECL Output Clock Oscillator, 854MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC854M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率854 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
所有双电源运放都可以单电源工作?
本帖最后由 dontium 于 2015-1-23 12:47 编辑 如题 求解释 ...
zenghao616 模拟与混合信号
EK-LM3S8962扩展TFT之GRLIB图形界面心得
本人将申请到的EK-LM3S8962扩展了一块TFT(ST7781R),然后利用grlib库做界面。 由于IO口不够用,本人使用的是SSI模块进行数据的传输,可想而知,速度跟不上。但还将就了,主要是分享心得了 ......
shilaike 微控制器 MCU
运放补偿电容
本帖最后由 Jacktang 于 2018-4-29 18:19 编辑 运放的相位补偿 为了让运放能够正常工作,电路中常在输入与输出之间加一相位补偿电容。 1, 关于补偿电容 理论计算有是有的 ......
Jacktang 模拟与混合信号
飞利浦64亿美元出售半导体部门主要股份
新华网布鲁塞尔8月3日专电电子业巨头飞利浦电子公司3日宣布,该公司已经同意将其半导体部门80.1%的股份出售给一个私人投资联合体,交易金额高达64亿欧元。 · 飞利浦当天 ......
fighting 模拟电子
呵呵,欢迎“破茧佼龙”版主回家!
:lol :lol :lol :lol :lol :lol...
soso 为我们提建议&公告
IR2110 VS引脚
315539 315538 用IR2110的HO和VS驱动一个MOS管,开始可以但是过一会IR2110 的VS引脚的电压会很高,导致输入端电压会很高达到了10V,而且降不下,这使2110坏了吗?还是电路有问题 。 LO端是浮 ......
735978414a 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1323  1407  1478  211  2843  16  28  58  1  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved