电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC169M000DG

产品描述LVDS Output Clock Oscillator, 169MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC169M000DG概述

LVDS Output Clock Oscillator, 169MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC169M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率169 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
DLP——带你走近不一样的“视界”(中)
上回,我们说到——DLP的概念是什么 / 视频教程说了什么 / 如何才能看视频 视频地址:https://www.eeworld.com.cn/training/2013/dlp_jp_1030/363.html 这回,我们先简明扼要地把DL ......
linjiang TI技术论坛
IEEE 754标准
在IEEE 754标准中,阶码是采用移码表示还是补码表示,尾数是用原码表示还是用补码表示,是IEEE 754中规定的吗,如果是,用哪种形式表示,还是IEEE 754中没有规定这些,懂的来答。 问题补充: ......
audio11 嵌入式系统
华邦78E58B 单片机中文资料
华邦单片机的中文资料,网上好像很少,所以共享一下...
wolf_lonely 单片机
随手画的手持示波器外观草图
看到的不错的东东,转来:来源ouravr 作者:SMH0 这是我随手画的手持示波器外观草图,是依据192X64 LCM尺寸 以及参考FLUKE的造型而来,重点是不需要外殻,手握处刚好是 电池座的位 ......
幸福的娃 单片机
【热心的软件从业人员请进】请教软件工程专业方向选择的问题
亲爱的哥哥姐姐们,耽误您一点时间,看看您有没有时间帮忙想一下这个问题,我希望能从您这里听些建议。 我们大三软件学院分方向,总共三个,列举如下(我把课程也写上了): A:Web工程 ( ......
liyanqing611 嵌入式系统
小白的进阶之路-ARM学习第一篇
小白的进阶之路-ARM学习第一篇 参与Helper2416开发板助学计划心得 工欲善其事 必先利其器 我觉得学习一门新的知识,了解一些背景知识和体系很重要,他能帮助你打牢基础,不至于越学 ......
黄腾酒 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2153  1327  2828  272  1810  9  10  50  2  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved