电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EC870M000DGR

产品描述LVPECL Output Clock Oscillator, 870MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EC870M000DGR概述

LVPECL Output Clock Oscillator, 870MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EC870M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率870 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
希望大家看看,给小弟点建议啊。输入命令后vxworks内核的入口和出口?
我要做的是从串口输入一个命令后,怎么提交给内核 内核处理之后,怎么钩出来处理结果 然后送给串口给PC显示。。。。比如shell命令中的i,输入之后内核的入口地址在哪?怎么设置出口 然后才能显示 ......
小黑卜哭 实时操作系统RTOS
基于bq24161+TPS2419的双电池供电方案设计分析 (PDF,1.24MB)
本文是关于基于bq24161+TPS2419的双电池供电方案设计分析的,欢迎下载 ...
德州仪器 模拟与混合信号
DirectShow播放时进度条没动
可以正常播放,但是进度条就是不动,采用的WM_Timer来更新的,检测了一下,是可以响应OnTimer的,不知为何进度条就是不前进,有做过的人给些提示吧.多谢了 void VideoDlg::OnTimer(UINT nIDEvent) ......
anchen_1984 嵌入式系统
IBM超级计算机被评为世界上最绿色节能计算机
本帖最后由 jameswangsynnex 于 2015-3-3 19:58 编辑 IBM研究人员建造了一台使用热水冷却刀片式服务器的名为“Aquasar”的超级计算机。这台超级计算机比采用空气冷却的类似的超级计算机节能40% ......
探路者 消费电子
点阵LCD显控原理12864
这个文档以前有加密,不过现在已经被我解密,因此可以打印了...
LRXTL DIY/开源硬件专区
SmartRF® Studio 怎么用啊
SmartRF® Studio要怎么连接 才能用? 有用过的吗,指点下~~...
mapleyuejin NXP MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2175  813  1483  1105  775  48  33  39  40  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved