电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AC571M000DGR

产品描述LVPECL Output Clock Oscillator, 571MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AC571M000DGR概述

LVPECL Output Clock Oscillator, 571MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AC571M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率571 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
格式化输入
格式化输入是指输入数据已按特定格式排列好了。例如,请看如下数据:15.75 123 John该行包含有三部分的数据,且是按特定格式排列的。这种数据按照所显示的格式被读取。例如,数据的第一部分应 ......
sunplusedu2012a Linux开发
DIY核酸采样登记系统——lugl43138200
@lugl43138200 【迪文串口屏】核酸采样登记系统之一 【迪文串口屏】核酸采样登记系统之二:准备背景图片 【迪文串口屏】核酸采样登记系统之 ......
okhxyyo DIY/开源硬件专区
[TI首届低功耗设计大赛] fr5969读取串口MPU6050数据
板子好久之前就收到了,因为期中考试和社团活动把它放了好久,有点对不起eeworld了,根据我的项目内容要用到陀螺仪和加速度传感器,这里我选用通信方式比较简单的串口通信的MPU6050,先来晒下板 ......
不要镇定的玮哥 微控制器 MCU
【ST MEMS防水气压传感器LPS27HHW测评】+例程的分析及使用
本帖最后由 jinglixixi 于 2020-12-30 11:54 编辑 在气压传感器LPS27HHW的相关资料中提供相应例程,但没用提供相应的工程,因此要进行具体的使用还是需要加以探索的。 前文我们已经介绍过 ......
jinglixixi MEMS传感器
TI铅酸蓄电池均衡管理的芯片么?
德州仪器公司有对铅酸蓄电池进行管理的芯片么?是那种?知道的介绍一下...
山野狼 模拟与混合信号
急求VCA822中文资料
急求VCA822中文资料...
hanjiangxue1991 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2139  2856  1729  2738  149  36  4  35  15  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved