电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC145M000DGR

产品描述LVDS Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC145M000DGR概述

LVDS Output Clock Oscillator, 145MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC145M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率145 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
LPC1549的驱动库
LPC1549有对应的LPC15XX的驱动库吗?? 一直搞stm32的片子,都有对应的库,LPC刚接触,故此发问,而且我看到有LPC11XX,等系列的库啊? ...
who_who NXP MCU
使用场效应管构成的恒流源
525122有没有老师能帮忙分析一下这个电路?该电路是否是一个由稳压管电压和R1阻值决定的恒流源?两个场效应管都起放大电流的作用吗? ...
fishsheep1919 模拟电子
纯小白求助,MSP430G2553串口连接12864显示
用以下代码和连接方式使用 G2553 与 12864的话,电源要怎么加在哪里呢?而且这个代码有警告 Warning: subscript out of rang,应该怎么办呢? 只用连接三个引脚,大大节省资源 P1.1---SID ......
lvgeliang 微控制器 MCU
电子镇流器设计
电子镇流器设计中应关注的要点 众多的荧光灯电子镇流器的设计人员,往往更多地关注电子镇流器的功率因数,谐波,灯电流波峰比以及EMI指标,作为强制性认证的关键指标,则往往没有引起设计者的足够关 ......
zzzzer16 模拟电子
集抄如何防止窃电的功能讨论
窃电问题,集抄如何防止看来也很重要。 在这里另开一贴探讨。 个人认为:防窃电的最大困难,在于窃电的多样性。如果用户在表外窃电,集抄系统能够探知的仅仅是用电量的变化,但是这仅仅是 ......
老夫子 工业自动化与控制
单片机空闲的IO口要怎么处理啊?
小弟请教各位高手个问题,单片机空闲的IO口要怎么处理啊?我在网上看各种说法都有,有的说设为输入并接电阻到地或电源,有的说设为输出0或1,请问下最好要怎么做才能不耗电且不受干扰。我一般调 ......
cy15880085090 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1402  2171  182  94  411  5  26  47  17  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved