电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FC877M000DG

产品描述LVDS Output Clock Oscillator, 877MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FC877M000DG概述

LVDS Output Clock Oscillator, 877MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FC877M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率877 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TI 的TPS55340 和 LM5122 的 TI-PMLK 升压实验板
通过两个不同的 IC 部分拓展学习体验:TPS55340 和 LM5122 每个部分都可以通过跳线进行配置,以便完成不同的练习 升压板随附了可下载的升压实验手册 507463507464507465升压实验板是电源 ......
Jacktang 模拟与混合信号
嵌入式linux不能启动
今天作试验,开发板用的是北京革新科技的2410ep,里面装的有linux,用windows的超级终端控制。正常情况下,将sw4拨在intel那边,sw1为nor,启动后会有mizilinux的图标,控制台里有#提示符。今天 ......
lnx Linux开发
系统主机:理解汽车音频放大器系统需求——第1部分
262756 各种型号和价格的汽车正在提供越来越多的娱乐和信息,以提升驾驶和乘车体验。如今工厂安装的主机通常将娱乐、多媒体和驱动程序信息集成到一个模块中;它们提供AM/FM和卫星无线电、音 ......
maylove 模拟与混合信号
USB HID with the LPC1300 on-chip driver
USB HID with the LPC1300 on-chip driver 英文资料,来自于NXP官方网站,http://www.nxp.com....
wangjiafu1985 单片机
你们常用的MSP430开发环境是什么?
我目前用的是IAR,不知大家用的是什么开发环境?推荐几个出来:)。 ...
beian10 微控制器 MCU
推挽电路
如图,Q3Q4这个电路是不是画错了,推挽电路应该不是这样子画的吧,今天看到一个老教授这样子画,我又怕问,难道Q3Q4不是推挽电路 ...
aq1261101415 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1941  1432  2128  2372  1386  40  29  43  48  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved