电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WB213M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 213MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WB213M000DGR概述

CMOS/TTL Output Clock Oscillator, 213MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WB213M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率213 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
TIM4的4路输出能从PB6..PB9,但是不能从PD12...PD15输出
端口的配置完全一样,且增加的函数GPIO_PinRemapConfig(GPIO_Remap_TIM4,ENABLE);...
hsd325 stm32/stm8
请问THS3001接±15V不输入信号发热严重,而接±5v正常是什么原因
这是我照典型电路画的电路图209702会是±15V供电静态功耗大才导致发热严重,可这个发热影响到了输出波形,输出波形有失真, 有没有其他方法可以解决? ...
gan_elec 模拟与混合信号
EEWorld邀你来拆解(第7期)——拆拆减肥利器,看看跳绳里都有什么
你可以想象下这样一个画面: 管管坐在一张椅子上,颠了颠身上的肉然后叹了一口气。天天喊口号,回回涨体重。 然后管管的妹妹扔过来一对手柄一头系着个球的东西过来,说:姐,减肥利器给你 ......
okhxyyo 电源技术
STM8内存分配问题
各位大侠,请帮忙看看如下问题: 编译环境STVD4.1.5+COSMIC,自定义LKF文件,因程序功能增加,导致编译出现“#error clnk source\st_e8_platform+new.lkf:1 segment .bss size overflow (126) ......
wangzhe5b218 stm32/stm8
汽车遥控改锂电,激动的不得了!
364078小三遥控买普通电池用不了多长时间就没电了,特郁闷!左想右想没有好的办法,有一天看到我放弃的一个蓝牙耳机,就突发奇想能不能用它的锂电 池? 果断拿起,拆机! ......
zuiqingf1978 汽车电子
线性高效的新一代基站功放技术
线性高效的新一代基站功放技术 422034 ...
btty038 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1148  1304  133  102  1263  39  58  30  14  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved