电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TSM-107-02-L-SV-A-P

产品描述集管和线壳 .100" Surface Mount Terminal Strip
产品类别连接器    连接器   
文件大小805KB,共3页
制造商SAMTEC
官网地址http://www.samtec.com/
标准
下载文档 详细参数 全文预览

TSM-107-02-L-SV-A-P在线购买

供应商 器件名称 价格 最低购买 库存  
TSM-107-02-L-SV-A-P - - 点击查看 点击购买

TSM-107-02-L-SV-A-P概述

集管和线壳 .100" Surface Mount Terminal Strip

TSM-107-02-L-SV-A-P规格参数

参数名称属性值
是否Rohs认证符合
厂商名称SAMTEC
Reach Compliance Codenot_compliant
ECCN代码EAR99
Factory Lead Time3 weeks
板上安装选件PEG
主体宽度0.1 inch
主体深度0.15 inch
主体长度0.7 inch
连接器类型BOARD CONNECTOR
联系完成配合GOLD (10) OVER NICKEL (50)
联系完成终止Tin (Sn) - with Nickel (Ni) barrier
触点性别MALE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
DIN 符合性NO
滤波功能NO
IEC 符合性NO
绝缘体颜色BLACK
JESD-609代码e3
MIL 符合性NO
插接触点节距0.1 inch
混合触点NO
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数1
装载的行数1
最高工作温度125 °C
最低工作温度-55 °C
选件GENERAL PURPOSE
PCB接触模式STAGGERED
PCB触点行间距3.175 mm
电镀厚度10u inch
可靠性COMMERCIAL
端子节距2.54 mm
端接类型SURFACE MOUNT
触点总数7
UL 易燃性代码94V-0

文档预览

下载PDF文档
F-219
TSM–116–02–S–DV–LC
EXTENDED LIFE
PRODUCT
HIGH MATING
CYCLES
10 YEAR MFG
WITH 30 µ" GOLD
TSM–121–01–T–SV
(2.54 mm) .100"
SMT .025" SQ POST HEADER
Board Mates:
SSW, SSQ, SSM, BSW, ESW,
ESQ, BCS, SLW, CES, HLE
Cable Mates:
IDSS, IDSD
TSM
1
NO. PINS
PER ROW
LEAD
STYLE
PLATING
OPTION
ROW
OPTION
SPECIFICATIONS
For complete specifications
and recommended PCB layouts
see www.samtec.com?TSM
Insulator Material:
Black Liquid Crystal Polymer
Terminal Material:
Phosphor Bronze
Plating:
Au or Sn over
50 µ" (1.27 µm) Ni
Operating Temp Range:
-55 °C to +105 °C with Tin;
-55 °C to +125 °C with Gold
Voltage Rating:
475 VAC -SV/-DV mated with
BCS or SSM
RoHS Compliant:
Yes
MATES
TSM/SSW
TSM/SSM
TSM/HLE
CURRENT RATING
(PER PIN)
4.7 A
5.4 A
4.1 A
02
thru
36
–01
= .230" (5.84 mm) Post Height IDSS, IDSD)
(Mates with SSW, BCS, SSM,
Post
Height
= Gold flash on post,
Matte Tin on tail
–F
–L
= 10 µ" (0.25 µm) Gold on post,
Matte Tin on tail
.320" (8.13
–02
= (Mates withmm) Post Height
SSM -DH)
.420" (10.67
Height
–03
= (For Bottom mm) PostPass Through)
Mount &
.120" (3.05
–04
= (Mates withmm) Post Height
SLW, CES, HLE)
= 30 µ" (0.76 µm) Gold on post,
Matte Tin on tail
–S
–T
= Matte Tin
= Single Row Vertical Pin
–SV
2 PINS POWERED
36
(2.54) .100 x No. of positions
(2.54)
.100
PROCESSING
Lead–Free Solderable:
Yes
-DH/-SH Lead Coplanarity:
(0.15 mm) .006" max (02-36)*
-DV/-SV Lead Coplanarity:
(0.10 mm) .004" max (02-05)
(0.13 mm) .005" max (06-10)*
(0.15 mm) .006" max (11-36)*
*(.004" stencil solution
may be available; contact
IPG@samtec.com)
(2.54)
.100
01
(0.64)
.025
SQ
(1.14)
.045
REF
Post
Height
(2.54)
.100
(3.81)
.150
APPLICATIONS
SSM
TSM
RECOGNITIONS
For complete scope
of recognitions see
www.samtec.com/quality
HORIZONTAL
(1.40)
.055
(1.78)
.070
= Single Row
Horizontal Pin
–SH
(2.54) .100 x No. of positions
36
01
(3.05)
.120
FILE NO. E111594
ALSO AVAILABLE
(MOQ Required)
• Edge Mount and
Locking Clips for –SV
• Solder Locks for –DH and
Shrouds for –DV
• Other platings
(1.58)
.062
DIA
(2)
Optional Alignment Pin (–A)
(No. of positions x (2.54) .100) – (5.08) .200
(0.64)
.025
SQ
Post
Height
(2.54)
.100
(2.03)
.080
Note:
Some lengths,
styles and options are
non-standard, non-returnable.
–01= (4.57) .180
–02, –03, –04 = (4.82) .190
Due to technical progress, all designs, specifications and components are subject to change without notice.
All parts within this catalog are built to Samtec’s specifications.
Customer specific requirements must be approved by Samtec and identified in a Samtec customer-specific drawing to apply.
WWW.SAMTEC.COM
msp430单片机开发实录(13)
此内容由EEWORLD论坛网友tiankai001原创,如需转载或用于商业用途需征得作者同意并注明出处 msp430单片机开发实录(13) 现象: 我们的产品用到AD转换的时候,一般是定期开 ......
tiankai001 微控制器 MCU
电流检测串扰问题?
422418 在数据采集仪的设备中需要采集多路的4-20mA设备。这些设备之间由于所处的电压不同不能共地连接,否则设备输出会出现串扰的问题。实际的采集仪都是采用设备之间相互隔离然后独立采集。 ......
bigbat 模拟电子
单片机应用系统设计技术
单片机应用系统设计技术...
wangwei20060608 单片机
汽车ABS系统的使用维护1
汽车防抱死制动系统(ABS)是在常规制动装置的基础上研究发展起来的一种机电一体化的新型制动系统,其结构、使用、维护等都有其特点。虽然ABS系统的型号繁多,结构又比较复杂,但其使用维护大体相 ......
frozenviolet 汽车电子
电子药盒提醒器方案
462817 求助有没有朋友做过电子药盒提醒器方案的,现在选型单片机,带LCD驱动的,一个时钟功能,加一路蜂鸣器。上图是客户提供的样品,现在需要这个成熟方案,如果没有现成方案的话就自己开 ......
眼大5子 单片机
关于综合中出现latch的问题
在综合中,发现状态机里综合出了latch,是因为FSM里面有段组合逻辑的always块里 有一句A_state=A_state,但是设计里好像又必须保存状态。这样就会综合出latch。请问大家这个latch怎么处理?是 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1359  300  1155  2349  2487  46  49  13  31  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved