电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LV00D,112

产品描述逻辑门 QUAD 2-INPUT NAND
产品类别逻辑    逻辑   
文件大小844KB,共14页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 选型对比 全文预览

74LV00D,112概述

逻辑门 QUAD 2-INPUT NAND

74LV00D,112规格参数

参数名称属性值
Brand NameNexperia
是否Rohs认证符合
厂商名称Nexperia
零件包装代码SOIC
包装说明SOP-14
针数14
制造商包装代码SOT108-1
Reach Compliance Codecompliant
Samacsys Description74LV00 - Quad 2-input NAND gate@en-us
系列LV/LV-A/LVX/H
JESD-30 代码R-PDSO-G14
JESD-609代码e4
长度8.65 mm
逻辑集成电路类型NAND GATE
湿度敏感等级1
功能数量4
输入次数2
端子数量14
最高工作温度125 °C
最低工作温度-40 °C
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
传播延迟(tpd)31 ns
座面最大高度1.75 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)1 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度3.9 mm
Base Number Matches1

文档预览

下载PDF文档
74LV00
Quad 2-input NAND gate
Rev. 4 — 9 December 2015
Product data sheet
1. General description
The 74LV00 is a low-voltage Si-gate CMOS device that is pin and function compatible with
74HC00 and 74HCT00.
The 74LV00 provides a quad 2-input NAND function.
2. Features and benefits
Wide operating voltage: 1.0 V to 5.5 V
Optimized for low voltage applications: 1.0 V to 3.6 V
Accepts TTL input levels between V
CC
= 2.7 V and V
CC
= 3.6 V
Typical output ground bounce < 0.8 V at V
CC
= 3.3 V and T
amb
= 25
C
Typical HIGH-level output voltage (V
OH
) undershoot: > 2 V at V
CC
= 3.3 V and
T
amb
= 25
C
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Multiple package options
Specified from
40 C
to +85
C
and from
40 C
to +125
C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range
74LV00D
74LV00DB
74LV00PW
74LV00BQ
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
40 C
to +125
C
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1
SOT762-1
Type number
DHVQFN14 plastic dual in-line compatible thermal enhanced very
thin quad flat package; no leads; 14 terminals;
body 2.5
3
0.85 mm

74LV00D,112相似产品对比

74LV00D,112 74LV00PW,112 74LV00D,118 74LV00PW,118
描述 逻辑门 QUAD 2-INPUT NAND 逻辑门 QUAD 2-INPUT NAND 逻辑门 QUAD 2-INPUT NAND 逻辑门 QUAD 2-INPUT NAND
Brand Name Nexperia Nexperia Nexperia Nexperia
厂商名称 Nexperia Nexperia Nexperia Nexperia
零件包装代码 SOIC TSSOP SOIC TSSOP
包装说明 SOP-14 TSSOP, SOP-14 TSSOP,
针数 14 14 14 14
制造商包装代码 SOT108-1 SOT402-1 SOT108-1 SOT402-1
Reach Compliance Code compliant compliant compliant compliant
系列 LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H LV/LV-A/LVX/H
JESD-30 代码 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14 R-PDSO-G14
JESD-609代码 e4 e4 e4 e4
长度 8.65 mm 5 mm 8.65 mm 5 mm
逻辑集成电路类型 NAND GATE NAND GATE NAND GATE NAND GATE
湿度敏感等级 1 1 1 1
功能数量 4 4 4 4
输入次数 2 2 2 2
端子数量 14 14 14 14
最高工作温度 125 °C 125 °C 125 °C 125 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP TSSOP SOP TSSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度) 260 NOT SPECIFIED 260 NOT SPECIFIED
传播延迟(tpd) 31 ns 31 ns 31 ns 31 ns
座面最大高度 1.75 mm 1.1 mm 1.75 mm 1.1 mm
最大供电电压 (Vsup) 5.5 V 5.5 V 5.5 V 5.5 V
最小供电电压 (Vsup) 1 V 1 V 1 V 1 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES YES
技术 CMOS CMOS CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 1.27 mm 0.65 mm 1.27 mm 0.65 mm
端子位置 DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 30 NOT SPECIFIED 30 NOT SPECIFIED
宽度 3.9 mm 4.4 mm 3.9 mm 4.4 mm
Base Number Matches 1 1 1 1
在verilog hdl中,既然while,repeat,forever语句不能被综合,那还有什么用呢?
哪位大侠能伸出援手吗?我是新手,实在不明白:在verilog hdl中,既然while,repeat,forever语句不能被综合,那还有什么用呢?还有,我要编一段小程序,循环16次,中途如果某个触发条件满足,就 ......
pengwenxue FPGA/CPLD
WEBENCH设计怎么修改元件参数?
本帖最后由 dontium 于 2014-6-30 18:10 编辑 在WEBENCH的电源 -- DCDC设计中,打开电路图时,如图,提示点击修改元件参数, 156148 但是点击后,怎么也没办法修改,因为没有输 ......
dontium 模拟与混合信号
奇葩的一万亿次,who cares?
今天看到一个产品新闻——富士通半导体推可擦写1万亿次1Mb FRAM内存器件。一万亿次、1Mb……非常强烈对比的数据,见惯了大容量存储,这种小容量的内存谁在用啊?一万亿次擦写,真有人care吗? ...
frankuly 无线连接
CPU芯片测试技术资料
CPU芯片测试技术 ...
环境试验箱 国产芯片交流
程控音频OCL功率放大器
本帖最后由 paulhyde 于 2014-9-15 09:20 编辑 我们老师让我们做这一个,有没有高手帮帮忙!不胜感激!!! ...
guoguizhi123 电子竞赛
新手求助,谢了
毕业设计选的是单片机,前几天老师就给了一块msp430,可是我以前只学过C51,这几天在网上看了蛮多资料了,还是有好多不明白的,我做的触摸屏控制TFT显示的,唉。。大神能帮忙答疑解惑吗??再次 ......
oicq 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1032  2840  2277  561  986  48  36  49  35  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved